Динамическая проверка времени
Динамическая проверка времени — это проверка того, что конструкция ASIC достаточно быстра, чтобы работать без ошибок на заданной тактовой частоте. Это достигается путем моделирования файлов проекта, используемых для синтеза проекта интегральной схемы (ИС). В этом отличие от статического временного анализа , который преследует ту же цель, что и динамическая проверка тайминга, за исключением того, что он не требует моделирования реальной функциональности ИС. [1]
Любители часто выполняют своего рода динамическую проверку времени, когда разгоняют процессоры своих компьютеров, чтобы найти самую высокую тактовую частоту, на которой они смогут запустить процессор без ошибок. Это тип динамической проверки синхронизации, которая выполняется после изготовления кремния. В области проектирования ASIC такая проверка синхронизации предпочтительно выполняется перед изготовлением ИС, чтобы убедиться, что ИС работает в требуемых условиях перед массовым производством ИС. [1]
См. также
[ редактировать ]Ссылки
[ редактировать ]- ^ Jump up to: а б «Мир ASIC: том 10», стр. 13, октябрь 2003 г.