~~~~~~~~~~~~~~~~~~~~ Arc.Ask3.Ru ~~~~~~~~~~~~~~~~~~~~~ 
Номер скриншота №:
✰ 322AE4A64DD17B239682FAD6A9B2108E__1699651920 ✰
Заголовок документа оригинал.:
✰ Programmable interrupt controller - Wikipedia ✰
Заголовок документа перевод.:
✰ Программируемый контроллер прерываний — Википедия ✰
Снимок документа находящегося по адресу (URL):
✰ https://en.wikipedia.org/wiki/Programmable_interrupt_controller ✰
Адрес хранения снимка оригинал (URL):
✰ https://arc.ask3.ru/arc/aa/32/8e/322ae4a64dd17b239682fad6a9b2108e.html ✰
Адрес хранения снимка перевод (URL):
✰ https://arc.ask3.ru/arc/aa/32/8e/322ae4a64dd17b239682fad6a9b2108e__translat.html ✰
Дата и время сохранения документа:
✰ 21.06.2024 03:03:50 (GMT+3, MSK) ✰
Дата и время изменения документа (по данным источника):
✰ 11 November 2023, at 00:32 (UTC). ✰ 

~~~~~~~~~~~~~~~~~~~~~~ Ask3.Ru ~~~~~~~~~~~~~~~~~~~~~~ 
Сервисы Ask3.ru: 
 Архив документов (Снимки документов, в формате HTML, PDF, PNG - подписанные ЭЦП, доказывающие существование документа в момент подписи. Перевод сохраненных документов на русский язык.)https://arc.ask3.ruОтветы на вопросы (Сервис ответов на вопросы, в основном, научной направленности)https://ask3.ru/answer2questionТоварный сопоставитель (Сервис сравнения и выбора товаров) ✰✰
✰ https://ask3.ru/product2collationПартнерыhttps://comrades.ask3.ru


Совет. Чтобы искать на странице, нажмите Ctrl+F или ⌘-F (для MacOS) и введите запрос в поле поиска.
Arc.Ask3.ru: далее начало оригинального документа

Программируемый контроллер прерываний — Википедия Jump to content

Программируемый контроллер прерываний

Из Википедии, бесплатной энциклопедии

В вычислительной технике программируемый контроллер прерываний ( PIC ) — это интегральная схема , которая помогает микропроцессору (или ЦП ) обрабатывать запросы прерываний (IRQ), поступающие из нескольких разных источников (например, внешних устройств ввода-вывода), которые могут возникать одновременно. [1] Это помогает определить приоритеты IRQ, так что ЦП переключает выполнение на наиболее подходящий обработчик прерываний (ISR) после того, как PIC оценит относительные приоритеты IRQ. Общие режимы приоритета прерываний включают жесткие приоритеты, ротационные приоритеты и каскадные приоритеты. [ нужна цитата ] PIC часто позволяют настраиваемым образом сопоставлять входные данные с выходными. В архитектуре ПК PIC обычно встроен в чип южного моста , внутренняя архитектура которого определяется стандартами производителя набора микросхем.

Общие особенности [ править ]

PIC обычно имеют общий набор регистров: регистр запроса прерывания (IRR), регистр работоспособности (ISR) и регистр маски прерывания (IMR). IRR указывает, какие прерывания ожидают подтверждения, и обычно представляет собой символический регистр, к которому нет прямого доступа. Регистр ISR указывает, какие прерывания были подтверждены, но все еще ожидают окончания прерывания (EOI). IMR определяет, какие прерывания следует игнорировать, а какие не подтверждать. Простая схема регистров, подобная этой, позволяет одновременно обрабатывать до двух отдельных запросов на прерывание: один ожидает подтверждения, а другой ожидает EOI.

В PIC существует ряд общих схем приоритетов, включая жесткие приоритеты, конкретные приоритеты и чередующиеся приоритеты.

Прерывания могут запускаться либо по фронту , либо по уровню .

Существует несколько распространенных способов подтверждения завершения прерывания при выдаче EOI. К ним относятся указание того, какое прерывание завершилось, использование подразумеваемого прерывания, которое завершилось (обычно с наивысшим приоритетом, ожидающим в ISR), и обработка подтверждения прерывания как EOI.

Известные типы [ править ]

Один из самых известных PIC, 8259A , был включен в состав ПК x86 . В настоящее время он не входит в состав ПК x86 как отдельный чип, а является частью набора микросхем южного моста материнской платы . [2] В других случаях он был заменен более новыми усовершенствованными программируемыми контроллерами прерываний , которые поддерживают больше выходов прерываний и более гибкие схемы приоритетов.

См. также [ править ]

Дальнейшее чтение [ править ]

Дополнительную информацию о Intel APIC можно найти в Руководстве разработчика программного обеспечения для архитектуры Intel IA-32, том 3A: Руководство по системному программированию, часть 1, глава 10 , которое находится в свободном доступе на веб-сайте Intel .

Ссылки [ править ]

  1. ^ Кристофер Смолл; Стивен Мэнли. «Пересмотр схем синхронизации ядра» . {{cite journal}}: Для цитирования журнала требуется |journal= ( помощь )
  2. ^ https://www.intel.com/Assets/PDF/datasheet/290562.pdf . [ пустой URL PDF ]

Внешние ссылки [ править ]

Arc.Ask3.Ru: конец оригинального документа.
Arc.Ask3.Ru
Номер скриншота №: 322AE4A64DD17B239682FAD6A9B2108E__1699651920
URL1:https://en.wikipedia.org/wiki/Programmable_interrupt_controller
Заголовок, (Title) документа по адресу, URL1:
Programmable interrupt controller - Wikipedia
Данный printscreen веб страницы (снимок веб страницы, скриншот веб страницы), визуально-программная копия документа расположенного по адресу URL1 и сохраненная в файл, имеет: квалифицированную, усовершенствованную (подтверждены: метки времени, валидность сертификата), открепленную ЭЦП (приложена к данному файлу), что может быть использовано для подтверждения содержания и факта существования документа в этот момент времени. Права на данный скриншот принадлежат администрации Ask3.ru, использование в качестве доказательства только с письменного разрешения правообладателя скриншота. Администрация Ask3.ru не несет ответственности за информацию размещенную на данном скриншоте. Права на прочие зарегистрированные элементы любого права, изображенные на снимках принадлежат их владельцам. Качество перевода предоставляется как есть, любые претензии не могут быть предъявлены. Если вы не согласны с любым пунктом перечисленным выше, немедленно покиньте данный сайт. В случае нарушения любого пункта перечисленного выше, штраф 55! (Пятьдесят пять факториал, денежную единицу можете выбрать самостоятельно, выплаичвается товарами в течение 7 дней с момента нарушения.)