Перемычка неисправности
В электронной технике состоит замыкание моста из двух сигналов, которые соединяются тогда, когда их быть не должно. В зависимости от используемой логической схемы это может привести к проводного ИЛИ или проводного И. логической функции Поскольку существует O(n^2) потенциальных неисправностей моста, они обычно ограничиваются сигналами, которые физически соседствуют в конструкции.
Моделирование неисправности моста
[ редактировать ]Соединение с VDD или Vss эквивалентно модели зависания при неисправности. Традиционно мостовые сигналы моделировались с помощью логики И или ИЛИ сигналов. Если один драйвер доминирует над другим драйвером в ситуации мостового соединения, доминирующий драйвер передает логику другому, в таком случае доминирующая неисправность мостового соединения используется . Чтобы лучше отразить реальность устройств CMOS VLSI, используется модель доминирующего И или доминирующего ИЛИ , в которой доминирующий драйвер сохраняет свое значение, в то время как другое значение сигнала является результатом И (или ИЛИ) его собственного значения с доминирующим драйвером. .
Ссылки
[ редактировать ]- «Модульная модель неисправности» из книги «Тестирование и диагностика дефектов с малой задержкой».
- «Мостовая неисправность» из книги «Техника испытаний интегральных схем: современные методы».
- «Модульная модель неисправностей, в которой необнаружимые неисправности подразумевают логическую избыточность» от Design Automation and Test in Europe.