Архитектура машинной проверки
![]() | В этой статье есть несколько проблем. Пожалуйста, помогите улучшить его или обсудите эти проблемы на странице обсуждения . ( Узнайте, как и когда удалять эти шаблонные сообщения )
|
В вычислительной технике архитектура машинной проверки ( MCA ) представляет собой механизм Intel и AMD , в котором ЦП об аппаратных ошибках сообщает операционной системе .
Процессоры семейства Intel P6 и Pentium 4, процессоры семейства AMD K7 и K8, а также архитектура Itanium реализуют архитектуру машинной проверки, которая обеспечивает механизм обнаружения и сообщения об аппаратных (машинных) ошибках, таких как: ошибки системной шины , ошибки ECC , ошибки четности, ошибки кэша и ошибки резервного буфера трансляции . Он состоит из набора специфичных для модели регистров ( MSR ), которые используются для настройки проверки машины, и дополнительных банков MSR, используемых для записи обнаруженных ошибок. [1]
См. также
[ редактировать ]- Исключение машинной проверки (MCE)
- Высокая доступность (HA)
- Надежность, доступность и удобство обслуживания (RAS)
- Архитектура аппаратных ошибок Windows (WHEA)
Ссылки
[ редактировать ]- ^ «Архитектура машинной проверки». Руководство разработчика программного обеспечения для архитектур Intel® 64 и IA-32, том 3B: Руководство по системному программированию, часть 2 . Корпорация Интел . Ноябрь 2018.
Внешние ссылки
[ редактировать ]