ПА-7100
PA -7100 — это микропроцессор , разработанный Hewlett-Packard (HP), в котором реализована PA-RISC 1.1 архитектура набора команд (ISA). Он также известен как PCX-T и под кодовым названием Thunderbird . Он был представлен в начале 1992 года и стал первым микропроцессором PA-RISC, в котором интегрирован модуль с плавающей запятой (FPU) на кристалле. Он работал на частоте 33–100 МГц и конкурировал в первую очередь с компании Digital Equipment Corporation (DEC) Alpha 21064 на рынках рабочих станций и серверов . Пользователями PA-7100 были HP на своих рабочих станциях HP 9000 и Stratus Computer на своих отказоустойчивых серверах Continuum.
Он был основан на наборе микросхем PA-7000 (PCX-S), предыдущей реализации PA-RISC, состоящей из микропроцессора и FPU. PA-7100 содержит 850 000 транзисторов , имеет размеры 14,3 x 14,3 мм и площадь 204,49 мм². Он был изготовлен компанией HP по технологии CMOS26B, толщиной 0,8 мкм комплементарному процессу металл-оксид-полупроводник (КМОП) . PA-7100 упакован в 504-контактную керамическую решетку с медно-вольфрамовым теплоотводом .
Усовершенствованный вариант PA-7100, PA-7150, был представлен в 1994 году. Он работал на частоте 125 МГц благодаря улучшенной конструкции схемы. Он был изготовлен по той же технологии CMOS26B, что и PA-7100.
HP в Корваллисе, штат Орегон , и в Форт-Коллинзе, штат Колорадо Оба микропроцессора были изготовлены на заводах . [1]
Микропроцессоры PA -7100LC и PA-7200 также были основаны на PA-7100. [2] [3]
Примечания
[ редактировать ]Ссылки
[ редактировать ]- «Процессор PA-7100 PA-RISC» . OpenPA.net.
- Эспри, Т.; Аверилл, Г.С.; ДеЛано, Э.; Мейсон, Р.; Вайнер, Б.; Йеттер, Дж. (июнь 1993 г.). «Особенности производительности микропроцессора PA7100» . IEEE микро . 13 (3): 22–35. дои : 10.1109/40.216746 . S2CID 27900483 .
- Чан, К.К.; Хэй, CC; Келлер, младший; Курпанек, врач общей практики; Шумахер, FX; Чжэн, Дж. (февраль 1996 г.). «Конструкция процессора HP PA 7200» (PDF) . Журнал Hewlett-Packard . 47 (1): 25–33. CiteSeerX 10.1.1.301.5229 .
- ДеЛано, Э.; Уокер, В.; Йеттер, Дж.; Форсайт, М. (1992). «Высокоскоростной суперскалярный процессор PA-RISC» . Труды Compcon, весна 1992 г. IEEE. стр. 116–121. дои : 10.1109/CMPCON.1992.186696 . ISBN 0-8186-2655-0 . S2CID 21611475 .
- ДеТар, Джим (20 декабря 1993 г.). «HP внедряет архитектуру PA-RISC; это часть пятилетней дорожной карты» . Электронные новости .
- Гвеннап, Линли (7 марта 1994 г.). «PA-7200 обеспечивает недорогие системы MP» (PDF) . Отчет микропроцессора .
- Хейкес, К. (1994). «4,5 мм 2 массив умножителей для конвейерного сопроцессора с производительностью 200 MFLOP». Труды Международной конференции IEEE по твердотельным схемам — ISSCC '94 . IEEE. стр. 290–1. doi : 10.1109/ISSCC.1994.344637 . ISBN 0-7803-1844-7 . S2CID 56561424 .
- Йеттер, Дж.; Миллер, Б.; Яффе, В.; ДеЛано, Э. (1992). «Суперскалярный процессор/сопроцессор PA-RISC с частотой 100 МГц» . Симпозиум 1992 года по схемам СБИС . Сборник технических статей . IEEE. стр. 12–13. дои : 10.1109/VLSIC.1992.229260 . ISBN 0-7803-0701-1 . S2CID 60632513 .