Делитель памяти
Эта статья нуждается в дополнительных цитатах для проверки . ( октябрь 2008 г. ) |
Делитель памяти — это коэффициент, который используется для определения рабочей тактовой частоты компьютерной памяти в соответствии с частотой внешней шины (FSB), если система памяти зависит от тактовой частоты FSB. Наряду с таймингами задержки памяти делители памяти широко используются при разгоне подсистем памяти для поиска стабильных рабочих состояний памяти на более высоких частотах FSB. Соотношение между DRAM и FSB обычно называют «соотношением DRAM:FSB».
Делители памяти применимы только к тем чипсетам, в которых скорость памяти зависит от частоты FSB. Некоторые наборы микросхем, такие как nVidia 680i, имеют отдельные линии памяти и FSB, благодаря чему тактовая частота памяти и тактовая частота FSB являются асинхронными, и делители памяти там не используются. Настройка скорости памяти и разгон систем памяти в таких наборах микросхем — это разные задачи, в которых не используются делители памяти. Эта статья применима только к тем чипсетам, в которых частота памяти зависит от частоты FSB.
Обзор
[ редактировать ]Делители памяти позволяют системной памяти работать медленнее или быстрее фактической скорости FSB (передней шины). В идеале передняя шина и системная память должны работать на одной и той же тактовой частоте, поскольку FSB соединяет системную память с процессором, но иногда желательно, чтобы FSB и системная память работали на разных тактовых частотах. Можно использовать тактовую частоту FSB и памяти на разных тактовых частотах в определенных пределах материнской платы и соответствующего чипсета . Таким образом, доступны настройки, называемые разделителем памяти или настройками FSB/DRAM, которые выражаются в «соотношении», которое контролирует разницу в тактовой частоте памяти и скорости FSB.
Материнские платы начального уровня обычно не имеют сменных делителей памяти, а делители памяти управляются контроллером памяти (если набор микросхем поддерживает делители памяти). Материнские платы высокого класса, предназначенные для разгона, предоставляют возможность замены делителей памяти (если чипсет поддерживает делители памяти). Однако в некоторых чипсетах делители памяти не используются, поскольку в этих системах скорость памяти не зависит от частоты FSB.
Описание и применение
[ редактировать ]Обычно (делитель памяти) × ( частота внешней шины ) дает тактовую частоту шины ввода-вывода памяти. Затем частота памяти определяет конечную рабочую частоту или эффективную тактовую частоту системы памяти в зависимости от типов DRAM (DDR, DDR2 и DDR3 SDRAM).
По умолчанию соотношение скорости FSB и памяти обычно составляет 1:1. Это означает, что увеличение частоты FSB (путем разгона ) увеличивает скорость памяти на ту же величину. Обычно системная память не предназначена для разгона и, следовательно, может быть не в состоянии обеспечить тот уровень разгона, которого может достичь процессор или материнская плата. Делитель памяти позволяет пользователям смягчить эту проблему за счет уменьшения увеличения скорости памяти относительно скорости FSB и процессора.
Пример
[ редактировать ]Предположим, что компьютерная система имеет память DDR, делитель памяти 1:1, системную шину, работающую на частоте 200 МГц, и множитель ЦП 10x. Тогда базовая тактовая частота памяти будет работать с частотой (делитель памяти) × (FSB) = 1 × 200 = 200 МГц, а эффективная тактовая частота памяти будет составлять 400 МГц, поскольку это система DDR («DDR» означает двойную скорость передачи данных; эффективная тактовая частота памяти в два раза превышает фактическую тактовую частоту). Процессор будет работать на частоте 10 × 200 МГц = 2,0 ГГц. При частоте шины ввода-вывода 200 МГц различные типы DRAM будут работать как:
DDR SDRAM at 400 MHz (DDR-400 or PC-3200) DDR2 SDRAM at 800 MHz (DDR2-800 or PC2-6400) DDR3 SDRAM at 1600 MHz (DDR3-1600 or PC3-12800)
Теперь предположим, что мы разогнали FSB до 250 МГц, чтобы процессор работал на частоте 10 × 250 МГц = 2,5 ГГц, а тактовая частота памяти работала на частоте 250 МГц (делитель памяти × FSB). Поскольку используется ОЗУ DDR-400, эффективная тактовая частота памяти (фактическая частота памяти) составит 500 МГц. Обычная DDR-400 SDRAM не сможет работать на частоте 500 МГц, поскольку она предназначена для работы на частоте 400 МГц, и система станет нестабильной. Но современный процессор (имеющий потенциал разгона) может работать на частоте 2,5 ГГц (даже если он предназначен для работы на частоте 2 ГГц) безупречно, не создавая никаких проблем со стабильностью. Чтобы продолжать работу разогнанного процессора на частоте 2,5 ГГц или даже на более высоких скоростях (за счет увеличения FSB), нам необходимо замедлить тактовую частоту памяти, чтобы добиться стабильной системы. Для этого, если мы уменьшим соотношение DRAM:FSB, скажем, до 4:5, тогда результирующая тактовая частота памяти составит (4/5) × 250 МГц = 200 МГц, в результате чего эффективная тактовая частота составит 400 МГц на DDR-400. Таким образом, мы можем работать на стабильно разогнанном процессоре с частотой 2,5 ГГц с 2 ГГц без увеличения эффективной частоты памяти.