СмартСпайс
![]() | Тема этой статьи может не соответствовать рекомендациям Википедии по известности для компаний и организаций . ( июль 2023 г. ) |
SmartSpice — это коммерческая версия SPICE (программа моделирования с акцентом на интегральные схемы), разработанная Silvaco . SmartSpice используется для проектирования сложных аналоговых схем , анализа критических цепей, определения характеристик библиотек ячеек и проверки аналоговых проектов со смешанными сигналами. SmartSpice совместим с популярными аналоговыми схемами проектирования и моделями устройств, поставляемыми литейными предприятиями. Он поддерживает среду моделирования с уменьшенным пространством проектирования. [1] Среди его применений в электронной промышленности – динамический временной анализ . [2]
Ключевые особенности
[ редактировать ]- HSPICE -совместимые списки соединений, модели, функции анализа и результаты
- Может обрабатывать до 400 000 активных устройств в 32-разрядной версии и 8 миллионов активных устройств в 64-разрядной версии.
- Поддерживает несколько потоков для параллельной работы.
- Множественные решатели и пошаговые алгоритмы
- Коллекция калиброванных моделей SPICE для традиционных технологий (биполярных, КМОП) и новых технологий (например, TFT, SOI, [3] ЛГБТ, ФРАМ)
- Предоставляет открытую среду разработки моделей и возможности аналогового поведения с Verilog-A . опцией
- Поддерживает аналоговый поток Cadence через OASIS.
- Предлагает метод переходных процессов, не основанный на методе Монте-Карло, для моделирования переходных шумов в нелинейных динамических схемах.
Поддерживаемые модели транзисторов
[ редактировать ]- BJT/HBT: Гаммел-Пун, Квази-RC, VBIC, МЕКСТРАМ, МОДЕЛЛА, HiCUM
- МОП-транзистор: УРОВЕНЬ 1, УРОВЕНЬ 2, УРОВЕНЬ 3, BSIM1, BSIM3, BSIM4, BSIM5, MOS 11, PSP, MOS 20, EKV , HiSIM, HVMOS
- TFT: аморфные и поликремниевые модели TFT: Berkeley, Leroux, RPI.
- СОИ: Беркли BSIM3SOI PD/DD/FD, UFS, LETISOI
- МЕСФЕТ: Стац, Куртис I и II, ТриКвинт
- JFET: УРОВЕНЬ 1, УРОВЕНЬ 2
- Диод: Беркли, Фаулер-Нордхайм, Philips JUNCAP/уровень 500
- ПЕРЕДНЯЯ сторона: Ramtron FCAP
Поддерживаемые форматы ввода
[ редактировать ]Список соединений Berkeley SPICE, список соединений HSPICE, файлы матрицы W-элемента RLGC, файлы модели S-параметров, Verilog-A и AMS, C/C++
Поддерживаемые форматы вывода
[ редактировать ]Необработанные файлы, выходные списки, результаты анализа, данные измерений, формы сигналов (переносимые на платформы Unix/Windows)
Ссылки
[ редактировать ]- ^ Чаттерджи, Паллаб. «Скругление углов дизайна» . Журнал «Чип-дизайн» . Проверено 14 апреля 2010 г.
- ^ Тимманнагари, Чандра (2005). Проектирование процессора: ответы на часто задаваемые вопросы . Спрингер. стр. 201 . ISBN 038723800X .
- ^ Маршалл, Эндрю; Натараджан, Шридхар (2002). СОИ Дизайн . Спрингер. п. 71.