Jump to content

Простое программируемое логическое устройство.

Простое программируемое логическое устройство ( SPLD ) — это программируемое логическое устройство , сложность которого ниже сложности сложного программируемого логического устройства (CPLD) .

Этот термин обычно относится к таким устройствам, как ROM , PAL , PLA и GAL .

Основное описание

[ редактировать ]

Простые программируемые логические устройства (SPLD) — это самые простые, маленькие и наименее дорогие формы программируемых логических устройств. SPLD можно использовать в платах для замены стандартных логических компонентов (вентилей И, ИЛИ и НЕ), таких как TTL серии 7400.

Обычно они содержат от 4 до 22 полностью связанных макроячеек. Эти макроячейки обычно состоят из некоторой комбинаторной логики (например, вентилей И ИЛИ) и триггера. небольшое уравнение булевой логики Другими словами, внутри каждой макроячейки можно построить . Это уравнение объединяет состояние некоторого количества двоичных входов в двоичный выход и, при необходимости, сохраняет этот выход в триггере до следующего фронта тактового сигнала. Конечно, характеристики доступных логических элементов и триггеров индивидуальны для каждого производителя и семейства продуктов. Но общая идея всегда одна и та же.

Большинство SPLD используют либо предохранители, либо энергонезависимые ячейки памяти ( EPROM , EEPROM , Flash и другие) для определения функциональности.

Эти устройства также известны как:

  • Программируемая логика массива (PAL)
  • Общая логика массива (GAL)
  • Программируемые логические массивы (PLA)
  • Программируемые пользователем логические массивы (FPLA)
  • Программируемые логические устройства (ПЛД)

Преимущества

[ редактировать ]

PLD часто используются для декодирования адресов, где они имеют несколько явных преимуществ перед TTL-частями серии 7400, которые они заменили: Один чип требует меньше площади платы, питания и проводов, чем несколько. Конструкция внутри чипа гибкая, поэтому изменение логики не требует перемонтажа платы. Скорее, простая замена одного PLD другой частью, запрограммированной с использованием новой конструкции, может изменить логику декодирования.

Ферджалла, Мохаммед (2011). «1.7 Простые программируемые логические устройства». Введение в цифровые системы: моделирование, синтез и симуляция с использованием VHDL . Джон Уайли и сыновья. ISBN  9780470900550 . {{cite book}}: |website= игнорируется ( помогите )

Arc.Ask3.Ru: конец переведенного документа.
Arc.Ask3.Ru
Номер скриншота №: 136b896e40a105d707bdae8405b3b9b4__1672068000
URL1:https://arc.ask3.ru/arc/aa/13/b4/136b896e40a105d707bdae8405b3b9b4.html
Заголовок, (Title) документа по адресу, URL1:
Simple programmable logic device - Wikipedia
Данный printscreen веб страницы (снимок веб страницы, скриншот веб страницы), визуально-программная копия документа расположенного по адресу URL1 и сохраненная в файл, имеет: квалифицированную, усовершенствованную (подтверждены: метки времени, валидность сертификата), открепленную ЭЦП (приложена к данному файлу), что может быть использовано для подтверждения содержания и факта существования документа в этот момент времени. Права на данный скриншот принадлежат администрации Ask3.ru, использование в качестве доказательства только с письменного разрешения правообладателя скриншота. Администрация Ask3.ru не несет ответственности за информацию размещенную на данном скриншоте. Права на прочие зарегистрированные элементы любого права, изображенные на снимках принадлежат их владельцам. Качество перевода предоставляется как есть. Любые претензии, иски не могут быть предъявлены. Если вы не согласны с любым пунктом перечисленным выше, вы не можете использовать данный сайт и информация размещенную на нем (сайте/странице), немедленно покиньте данный сайт. В случае нарушения любого пункта перечисленного выше, штраф 55! (Пятьдесят пять факториал, Денежную единицу (имеющую самостоятельную стоимость) можете выбрать самостоятельно, выплаичвается товарами в течение 7 дней с момента нарушения.)