Простое программируемое логическое устройство.
Эта статья нуждается в дополнительных цитатах для проверки . ( ноябрь 2012 г. ) |
Простое программируемое логическое устройство ( SPLD ) — это программируемое логическое устройство , сложность которого ниже сложности сложного программируемого логического устройства (CPLD) .
Этот термин обычно относится к таким устройствам, как ROM , PAL , PLA и GAL .
Основное описание
[ редактировать ]Простые программируемые логические устройства (SPLD) — это самые простые, маленькие и наименее дорогие формы программируемых логических устройств. SPLD можно использовать в платах для замены стандартных логических компонентов (вентилей И, ИЛИ и НЕ), таких как TTL серии 7400.
Обычно они содержат от 4 до 22 полностью связанных макроячеек. Эти макроячейки обычно состоят из некоторой комбинаторной логики (например, вентилей И ИЛИ) и триггера. небольшое уравнение булевой логики Другими словами, внутри каждой макроячейки можно построить . Это уравнение объединяет состояние некоторого количества двоичных входов в двоичный выход и, при необходимости, сохраняет этот выход в триггере до следующего фронта тактового сигнала. Конечно, характеристики доступных логических элементов и триггеров индивидуальны для каждого производителя и семейства продуктов. Но общая идея всегда одна и та же.
Большинство SPLD используют либо предохранители, либо энергонезависимые ячейки памяти ( EPROM , EEPROM , Flash и другие) для определения функциональности.
Эти устройства также известны как:
- Программируемая логика массива (PAL)
- Общая логика массива (GAL)
- Программируемые логические массивы (PLA)
- Программируемые пользователем логические массивы (FPLA)
- Программируемые логические устройства (ПЛД)
Преимущества
[ редактировать ]PLD часто используются для декодирования адресов, где они имеют несколько явных преимуществ перед TTL-частями серии 7400, которые они заменили: Один чип требует меньше площади платы, питания и проводов, чем несколько. Конструкция внутри чипа гибкая, поэтому изменение логики не требует перемонтажа платы. Скорее, простая замена одного PLD другой частью, запрограммированной с использованием новой конструкции, может изменить логику декодирования.
Ссылки
[ редактировать ]Ферджалла, Мохаммед (2011). «1.7 Простые программируемые логические устройства». Введение в цифровые системы: моделирование, синтез и симуляция с использованием VHDL . Джон Уайли и сыновья. ISBN 9780470900550 . {{cite book}}
: |website=
игнорируется ( помогите )