МЦСТ-Р1000
![]() МЦСТ Р1000 Прототип ПЛИС | |
Общая информация | |
---|---|
Запущен | 2010 г [1] |
Разработано | МЦСТ |
Общий производитель | |
Производительность | |
Макс. процессора Тактовая частота | от 750 МГц до 1 ГГц |
ФСБ скорости | 2 Гбит/с |
Кэш | |
L1 Кэш | 48 КБ |
Кэш L2 | 2 МБ |
Архитектура и классификация | |
Приложение | Встроенный |
Технологический узел | 100 мм² |
Набор инструкций | СПАРК V9 |
Физические характеристики | |
Ядра |
|
Упаковка | |
История | |
Предшественник | МЦСТ-Р500С |
Преемник | МЦСТ-Р2000 |
МЦСТ R1000 ( русский : МЦСТ R1000 ) — 64-битный микропроцессор , разработанный Московским центром SPARC технологий (МЦСТ) и производимый TSMC . [2]
При разработке этот микропроцессор получил обозначение МЦСТ-4Р . [1]
Основные характеристики MCST R1000
[ редактировать ]- реализует архитектуру набора команд SPARC V9 (ISA)
- четырехъядерный
- Основные характеристики:
- упорядоченный, суперскаляр двойного выпуска
- 7-этапный целочисленный конвейер
- с плавающей запятой 9-ступенчатый конвейер
- Расширения VIS 1 и 2
- умножения-накопления Единица
- Кэш инструкций L1 16 КБ ( защита четности )
- Кэш данных L1 32 КБ ( защита по четности )
- размер 7,6 мм 2
- общий кэш L2 объемом 2 МБ ( защита ECC )
- встроенный контроллер памяти
- встроенный ccNUMA контроллер
- 1 ГГц Тактовая частота
- 90-нм процесс
- размер матрицы 128 мм 2
- ~150 миллионов транзисторов
- потребляемая мощность 15 Вт
![]() | ![]() | ![]() | ![]() |
Ссылки
[ редактировать ]- ^ Jump up to: а б "Участие ЗАО «МЦСТ» и ОАО «ИНЭУМ им.И.С.Брука» в международной выставке "ChipExpo – 2011" (итоги участия)" , Новости (на русском языке), MCST , заархивировано из оригинала 11 мая 2011 г. , получено 6 декабря 2011 г.
- ^ Система на кристалле "МЦСТ-4R" (in Russian), MCST , retrieved 2011-11-18