Склеивание логики
Эта статья нуждается в дополнительных цитатах для проверки . ( январь 2013 г. ) |
В электронике используемая связующая логика — это специальная логическая схема, для сопряжения ряда готовых интегральных схем . [1] Это часто достигается с использованием обычных недорогих компонентов серий 7400 или 4000 . В более сложных случаях программируемое логическое устройство , такое как CPLD или FPGA можно использовать . Падение цен на программируемые логические устройства в сочетании с их меньшими размерами и энергопотреблением по сравнению с дискретными компонентами делает их распространенными даже для простых систем. Кроме того, программируемая логика может использоваться для сокрытия точной функции схемы во избежание клонирования или подделки продукта.
Программный эквивалент связующей логики называется связующим кодом .
Использование [ править ]
Типичные функции связующей логики включают в себя:
- Простые логические функции .
- Схема декодирования адреса, используемая в старых процессорах, таких как MOS Technology 6502 или Zilog Z80, для разделения адресного пространства процессора на ОЗУ, ПЗУ и ввод-вывод. В более новых версиях этих процессоров, таких как WDC 65816 или Zilog eZ80 , могут быть добавлены функции, обеспечивающие бесклеевое взаимодействие с внешними устройствами.
- Буферы для защиты выходов от перегрузки или защиты чувствительных входов от электростатическими разрядами . повреждения
- Преобразование уровня напряжения, например , при взаимодействии одного семейства логических схем ( CMOS ) с другим ( TTL ).
См. также [ править ]
Ссылки [ править ]
- ^ «Клеевая логика» . Определения . Проверено 2 января 2013 г. [ постоянная мертвая ссылка ]