Jump to content

КМОП

CMOS-инвертор ( логический вентиль НЕ )

Комплементарный металл-оксид-полупроводник ( КМОП , произносится как «морской мох», / s m ɑː s / , /- ɒ s / ) - это тип полевого транзистора металл-оксид-полупроводник (MOSFET) процесса изготовления , в котором используется дополнительные и симметричные пары МОП-транзисторов p-типа и n-типа для логических функций. [1] Технология CMOS используется для создания микросхем интегральных схем (ИС), включая микропроцессоры , микроконтроллеры , микросхемы памяти (включая CMOS BIOS ) и других цифровых логических схем. Технология CMOS также используется для аналоговых схем, таких как датчики изображения ( CMOS-сенсоры ), преобразователи данных , радиочастотные схемы ( RF CMOS ) и высокоинтегрированные приемопередатчики для многих типов связи.

Процесс КМОП был первоначально задуман Фрэнком Ванлассом из Fairchild Semiconductor и представлен Ванлассом и Чи-Танг Са на Международной конференции по твердотельным схемам в 1963 году. Позже Ванласс подал патент США 3 356 858 на схему КМОП, и он был выдан в 1967 году. RCA коммерциализировала эту технологию под торговой маркой «COS-MOS» в конце 1960-х годов, вынудив других производителей найти другое название, в результате чего к началу 1970-х годов «CMOS» стало стандартным названием для технологии. КМОП обогнала логику НМОП в качестве доминирующего процесса изготовления МОП-транзисторов для микросхем очень большой интеграции (СБИС) в 1980-х годах, а также заменила более раннюю транзисторно-транзисторной логики технологию (ТТЛ). С тех пор КМОП остается стандартным процессом изготовления полупроводниковых устройств MOSFET в чипах СБИС. По состоянию на 2011 год 99% микросхем, включая большинство цифровых , аналоговых и смешанных микросхем, были изготовлены с использованием КМОП-технологии. [2]

Двумя важными характеристиками КМОП-устройств являются высокая помехоустойчивость и низкое статическое энергопотребление . [3] Поскольку один транзистор пары MOSFET всегда выключен, последовательная комбинация потребляет значительную мощность лишь на мгновение во время переключения между состояниями «включено» и «выключено». Следовательно, устройства CMOS не выделяют столько тепла , сколько другие формы логики, такие как NMOS-логика или транзисторно-транзисторная логика (TTL), которые обычно имеют некоторый постоянный ток, даже когда не меняют состояние. Эти характеристики позволяют КМОП интегрировать на кристалле высокую плотность логических функций. В первую очередь по этой причине КМОП стала наиболее широко используемой технологией для реализации в чипах СБИС.

Фраза «металл-оксид-полупроводник» является отсылкой к физической структуре полевых МОП -транзисторов , имеющих металлический электрод затвора, расположенный поверх оксидного изолятора, который, в свою очередь, находится поверх полупроводникового материала . Когда-то использовался алюминий , но теперь это поликремний . Другие металлические затворы вернулись с появлением диэлектрических материалов с высоким κ в процессе КМОП, как было объявлено IBM и Intel для узла 45 нанометров и меньших размеров. [4]

История [ править ]

Принцип дополнительной симметрии был впервые введен Джорджем Шиклаем в 1953 году, который затем обсудил несколько дополнительных биполярных цепей. Пол Веймер , также работавший в RCA , изобрел в 1962 году комплементарные схемы на тонкопленочных транзисторах (TFT), близкие родственники КМОП. Он изобрел дополнительные триггерные и инверторные схемы, но не работал над более сложной дополнительной логикой. Он был первым, кто смог поместить p-канальные и n-канальные TFT в схему на одной подложке. Тремя годами ранее Джон Т. Уоллмарк и Сэнфорд М. Маркус опубликовали множество сложных логических функций, реализованных в виде интегральных схем с использованием JFET , включая схемы комплементарной памяти. Фрэнк Ванласс был знаком с работой Веймера в RCA. [5] [6] [7] [8] [9] [10]

МОП -транзистор (полевой транзистор металл-оксид-полупроводник, или МОП-транзистор) был изобретен Мохамедом М. Аталлой и Давоном Кангом в Bell Labs в 1959 году. Первоначально существовало два типа процессов изготовления МОП-транзисторов : PMOS ( МОП p-типа ) и NMOS ( МОП n-типа ). [11] Оба типа были разработаны Аталлой и Кангом, когда они первоначально изобрели МОП-транзистор, изготовив в 1960 году устройства как PMOS, так и NMOS с длиной затвора 20 мкм , а затем 10 мкм . [12] [13] В то время как Bell Labs изначально упускала из виду MOSFET и игнорировала его в пользу биполярных транзисторов , [12] Изобретение МОП-транзистора вызвало значительный интерес в компании Fairchild Semiconductor . [11] На основе работы Аталлы, [14] Чи-Танг Сах представил Fairchild технологию МОП с помощью своего полевого тетрода с МОП-управлением , изготовленного в конце 1960 года. [11]

Новый тип логики MOSFET, сочетающий процессы PMOS и NMOS, был разработан Чи-Тангом Са и Фрэнком Ванлассом из Fairchild, названным комплементарной MOS (CMOS). В феврале 1963 года они опубликовали изобретение в исследовательской работе . [15] [16] И в исследовательской работе, и в патенте , поданном Ванлассом, было описано изготовление КМОП-устройств на основе термического окисления кремниевой подложки с получением слоя диоксида кремния, расположенного между контактом стока и контактом истока. [17] [16]

КМОП была коммерциализирована компанией RCA в конце 1960-х годов. RCA приняла КМОП для проектирования интегральных схем (ИС), разработав схемы КМОП для компьютера ВВС в 1965 году, а затем в 1968 году 288- битную микросхему памяти CMOS SRAM . [15] RCA также использовала КМОП для своих интегральных схем серии 4000 20   мкм в 1968 году, начиная с процесса производства полупроводников , а затем постепенно переходя к процессу 10 мкм в течение следующих нескольких лет. [18]

изначально игнорировала технологию КМОП Американская полупроводниковая промышленность в пользу технологии NMOS, которая в то время была более мощной. Однако КМОП была быстро принята и усовершенствована японскими производителями полупроводников из-за ее низкого энергопотребления, что привело к развитию японской полупроводниковой промышленности. [19] Toshiba разработала C 2 MOS (Clocked CMOS), схемная технология с более низким энергопотреблением и более высокой скоростью работы, чем обычная CMOS, в 1969 году. Toshiba использовала свою технологию C. 2 Технология MOS для разработки чипа большой интеграции (LSI) для Sharp калькулятора Elsi Mini от светодиодного карманного , разработанного в 1971 году и выпущенного в 1972 году. [20] Suwa Seikosha (ныне Seiko Epson ) начала разработку микросхемы CMOS IC для Seiko кварцевых часов в 1969 году и начала массовое производство с выпуском часов Seiko Analog Quartz 38SQW в 1971 году. [21] Первым массовым продуктом бытовой электроники с КМОП-матрицей были цифровые часы Hamilton Pulsar «Wrist Computer», выпущенные в 1970 году. [22] Благодаря низкому энергопотреблению логика КМОП широко используется в калькуляторах и часах с 1970-х годов. [23]

Самыми ранними микропроцессорами начала 1970-х годов были процессоры PMOS, которые первоначально доминировали в ранней индустрии микропроцессоров . К концу 1970-х годов микропроцессоры NMOS обогнали процессоры PMOS. [24] КМОП-микропроцессоры были представлены в 1975 году с Intersil 6100 . [24] и RCA CDP 1801 . [25] Однако КМОП-процессоры не стали доминирующими до 1980-х годов. [24]

Первоначально CMOS была медленнее, чем логика NMOS , поэтому NMOS более широко использовалась в компьютерах в 1970-х годах. [23] 5101 Чип CMOS -памяти Intel (1   КБ SRAM ) (1974 г.) имел время доступа 800   нс , [26] [27] Intel 2147 (4   КБ SRAM) тогда как самый быстрый чип NMOS в то время, чип памяти HMOS (1976 г.), имел время доступа 55/70   нс. [23] [27] В 1978 году исследовательская группа Hitachi под руководством Тошиаки Масухары представила двухъяночный процесс Hi-CMOS с   микросхемой памяти HM6147 (4 КБ SRAM), изготовленной по 3-мкм техпроцессу . [23] [28] [29] Чип Hitachi HM6147 смог сравниться по производительности (   доступ 55/70 нс) с чипом Intel 2147 HMOS, при этом HM6147 также потреблял значительно меньше энергии (15   мА ), чем 2147 (110   мА). Обладая сопоставимой производительностью и гораздо меньшим энергопотреблением, процесс двухъямочной КМОП в конечном итоге обогнал NMOS как наиболее распространенный процесс производства полупроводников для компьютеров в 1980-х годах. [23]

В 1980-х годах микропроцессоры CMOS обогнали микропроцессоры NMOS. [24] Космический корабль НАСА « Галилео» , отправленный на орбиту Юпитера в 1989 году, использовал микропроцессор RCA 1802 CMOS из-за низкого энергопотребления. [22]

В 1983 году Intel представила технологию 1,5 мкм для производства полупроводниковых КМОП-устройств . [30] В середине 1980-х годов Бижан Давари из IBM разработал высокопроизводительную низковольтную субмикронную КМОП-технологию, которая позволила разработать более быстрые компьютеры, а также портативные компьютеры с батарейным питанием и портативную электронику . [31] В 1988 году Давари возглавил команду IBM, которая продемонстрировала высокопроизводительную 250-нанометровую КМОП-технологию. [32]

Fujitsu коммерциализировала технологию КМОП 700   нм в 1987 году. [30] а затем Hitachi, Mitsubishi Electric , NEC и Toshiba в 1989 году начали коммерциализировать 500   -нм КМОП. [33] В 1993 году Sony выпустила на рынок КМОП-технологию 350   нм , а Hitachi и NEC начали коммерциализировать КМОП-технологию 250   нм . Hitachi представила технологию CMOS 160   нм в 1995 году, затем Mitsubishi представила   CMOS 150 нм в 1996 году, а затем Samsung Electronics представила 140   нм CMOS в 1999 году. [33]

В 2000 году Гуртей Сингх Сандху и Трунг Т. Доан из Micron Technology изобрели атомно-слоевое осаждение с высоким κ диэлектрических пленок , что привело к разработке экономически эффективного 90-нм КМОП-процесса. [31] [34] Toshiba и Sony разработали 65-нм техпроцесс CMOS в 2002 году. [35] а затем в 2004 году TSMC инициировала разработку 45-нм КМОП-логики. [36] Разработка двойного шага рисунка Гуртеджем Сингхом Сандху из Micron Technology привела к разработке КМОП класса 30   нм в 2000-х годах. [31]

КМОП используется в большинстве современных устройств БИС и СБИС . [23] По состоянию на 2010 год процессоры с лучшей производительностью на ватт каждый год были статической логикой CMOS с 1976 года. [ нужна ссылка ] По состоянию на 2019 год планарная технология КМОП по-прежнему является наиболее распространенной формой производства полупроводниковых устройств, но постепенно заменяется непланарной технологией FinFET , которая способна производить полупроводниковые узлы размером менее 20   нм . [37]

Технические подробности [ править ]

«КМОП» относится как к определенному стилю проектирования цифровых схем, так и к семейству процессов, используемых для реализации этих схем на интегральных схемах (чипах). Схема КМОП рассеивает меньше энергии , чем логические семейства с резистивной нагрузкой. Поскольку это преимущество возросло и стало более важным, КМОП-процессы и их варианты стали доминировать, поэтому подавляющее большинство современных интегральных схем производятся на КМОП-процессах. [38] Логика CMOS потребляет примерно одну седьмую мощности логики NMOS . [23] и около 0,00001% мощности биполярной транзисторно-транзисторной логики (ТТЛ). [39] [40]

В схемах КМОП используется комбинация полевых транзисторов металл-оксид-полупроводник (MOSFET) p-типа и n-типа для реализации логических вентилей и других цифровых схем. Хотя логика КМОП может быть реализована с помощью дискретных устройств для демонстрации, коммерческие продукты КМОП представляют собой интегральные схемы, состоящие из миллиардов транзисторов обоих типов на прямоугольном куске кремния часто размером от 10 до 400 мм. 2 . [ нужна ссылка ]

В КМОП всегда используются все МОП-транзисторы расширенного режима (другими словами, нулевое напряжение затвор-исток выключает транзистор). [41]

Инверсия [ править ]

КМОП-схемы построены таким образом, что все металлооксидно-полупроводниковые (ПМОП) транзисторы P-типа должны иметь вход либо от источника напряжения, либо от другого ПМОП-транзистора. Аналогично, все NMOS -транзисторы должны иметь вход либо от земли, либо от другого NMOS-транзистора. Состав PMOS-транзистора создает низкое сопротивление между контактами истока и стока при подаче низкого напряжения на затвор и высокое сопротивление при подаче высокого напряжения на затвор. С другой стороны, состав NMOS-транзистора создает высокое сопротивление между истоком и стоком при низком напряжении на затворе и низкое сопротивление при приложении высокого напряжения на затворе. КМОП обеспечивает снижение тока, дополняя каждый nMOSFET pMOSFET и соединяя оба затвора и оба стока вместе. Высокое напряжение на затворах приводит к тому, что n-МОП-транзистор проводит ток, а p-МОП-транзистор не проводит, тогда как низкое напряжение на затворах вызывает обратное. Такое расположение значительно снижает энергопотребление и выделение тепла. Однако во время переключения как pMOS, так и nMOS MOSFET проводят короткое время, когда напряжение затвора переходит из одного состояния в другое. Это вызывает кратковременный всплеск энергопотребления и становится серьезной проблемой на высоких частотах.

Статический КМОП-инвертор. V dd и V ss обозначают сток и источник соответственно.

На соседнем изображении показано, что происходит, когда вход подключен как к PMOS-транзистору (верхняя часть диаграммы), так и к NMOS-транзистору (нижняя часть диаграммы). Vdd — это некоторое положительное напряжение, подключенное к источнику питания, а Vss — это земля. A — вход, а Q — выход.

Когда напряжение A низкое (т.е. близкое к Vss), канал NMOS-транзистора находится в состоянии высокого сопротивления, отключая Vss от Q. Канал PMOS-транзистора находится в состоянии низкого сопротивления, соединяя Vdd с Q. Q, следовательно, регистрирует Вдд.

С другой стороны, когда напряжение A высокое (т.е. близкое к Vdd), PMOS-транзистор находится в состоянии высокого сопротивления, отключая Vdd от Q. NMOS-транзистор находится в состоянии низкого сопротивления, подключая Vss к Q. Теперь , Q регистрирует Vss.

Короче говоря, выходы PMOS и NMOS-транзисторов дополняют друг друга, так что, когда входной сигнал низкий, выходной сигнал высокий, а когда входной высокий уровень, выходной сигнал низкий. Независимо от того, какой входной сигнал, выход никогда не остается плавающим (заряд никогда не сохраняется из-за емкости провода и отсутствия электрического стока/земли). Из-за такого поведения входа и выхода выход КМОП-схемы является инверсным по отношению к входу.

Сопротивление транзисторов никогда не бывает точно равным нулю или бесконечности, поэтому Q никогда не будет точно равно Vss или Vdd, но Q всегда будет ближе к Vss, чем A к Vdd (или наоборот, если бы A было близко к Vss). Без этого усиления был бы очень низкий предел количества логических вентилей, которые можно было бы соединить последовательно, а КМОП-логика с миллиардами транзисторов была бы невозможна.

Контакты питания [ править ]

Контакты питания для CMOS называются V DD и V SS или V CC и Ground (GND) в зависимости от производителя. V DD и V SS являются переносчиками традиционных МОП-схем и обозначают стока и источники истока . [42] Это не относится напрямую к CMOS, поскольку оба источника питания на самом деле являются источниками питания. V CC и Ground являются перенесенными из логики TTL , и эта номенклатура была сохранена с появлением линейки CMOS 54C/74C.

Двойственность [ править ]

Важной характеристикой схемы КМОП является двойственность, существующая между ее PMOS-транзисторами и NMOS-транзисторами. Схема КМОП создана для того, чтобы всегда существовал путь от выхода к источнику питания или земле. Для этого набор всех путей к источнику напряжения должен дополнять набор всех путей к земле. Этого можно легко достичь, определив одно в терминах НЕ другого. Благодаря логике, основанной на законах Де Моргана , параллельно включенные PMOS-транзисторы имеют соответствующие NMOS-транзисторы, включенные последовательно, в то время как последовательные PMOS-транзисторы имеют соответствующие параллельные NMOS-транзисторы.

Логика [ править ]

Вентиль И-НЕ в логике КМОП

Более сложные логические функции, такие как те, которые включают элементы И и ИЛИ, требуют манипулирования путями между элементами для представления логики. Когда цепь состоит из двух последовательно соединенных транзисторов, оба транзистора должны иметь низкое сопротивление соответствующему напряжению питания, моделируя И. Когда цепь состоит из двух транзисторов, включенных параллельно, один или оба транзистора должны иметь низкое сопротивление для подключения напряжения питания к выходу, моделируя ИЛИ.

Справа показана принципиальная схема вентиля И-НЕ в КМОП-логике. Если на обоих входах A и B высокий уровень, то оба NMOS-транзистора (нижняя половина диаграммы) будут проводить ток, ни один из PMOS-транзисторов (верхняя половина) не будет проводить ток, и между выходом и V будет установлен проводящий путь. ss (земля), понижая выходной уровень. Если на обоих входах A и B низкий уровень, то ни один из NMOS-транзисторов не будет проводить ток, в то время как оба PMOS-транзистора будут проводить ток, создавая проводящий путь между выходом и V dd (источник напряжения), повышая выходной сигнал. Если на любом из входов A или B низкий уровень, один из NMOS-транзисторов не будет проводить ток, один из PMOS-транзисторов будет проводить ток, и между выходом и V dd (источником напряжения) будет установлен проводящий путь, в результате чего выходной сигнал станет высоким. Поскольку единственная конфигурация двух входов, которая приводит к низкому выходному сигналу, — это когда оба имеют высокий уровень, эта схема реализует логический вентиль И-НЕ (НЕ И).

Преимущество КМОП перед логикой NMOS заключается в том, что выходные переходы как от низкого к высокому, так и от высокого к низкому происходят быстро, поскольку подтягивающие транзисторы (PMOS) имеют низкое сопротивление при включении, в отличие от нагрузочных резисторов в логике NMOS. Кроме того, выходной сигнал перемещает полное напряжение между шинами низкого и высокого уровня. Этот сильный, более почти симметричный отклик также делает КМОП более устойчивым к шуму.

См. «Логическое усилие» , чтобы узнать о методе расчета задержки в схеме КМОП.

Пример: вентиль NAND в физическом расположении [ править ]

Физическая схема схемы NAND. Более крупные области диффузии N-типа и диффузии P-типа являются частью транзисторов. Две меньшие области слева — это краны, предотвращающие защелкивание .
Упрощенный процесс изготовления КМОП-инвертора на подложке p-типа в полупроводниковом микропроизводстве. На этапе 1 диоксида кремния сначала формируются слои путем термического окисления. Примечание. В реальных устройствах контакты затвора, истока и стока обычно не находятся в одной плоскости, и диаграмма не в масштабе.

В этом примере показано логическое устройство NAND , нарисованное как физическое представление в том виде, в котором оно будет изготовлено. Физическая перспектива макета — это вид стопки слоев «с высоты птичьего полета». Схема построена на подложке P-типа . Поликремний , диффузия и n-лунки называются «основными слоями» и фактически вставляются в углубления подложки P-типа. (См. этапы 1–6 на схеме процесса внизу справа.) Контакты пронизывают изолирующий слой между базовыми слоями и первым слоем металла (металл1), образуя соединение.

Входы NAND (показаны зеленым цветом) выполнены из поликремния. Транзисторы (устройства) образуются в результате пересечения поликремния и диффузии; Диффузия N для устройства N и диффузия P для устройства P (показаны оранжевым и желтым цветом соответственно). Выход («выход») соединен металлическими соединениями (показан голубым цветом). Соединения между металлом и поликремнием или диффузия осуществляются через контакты (показаны черными квадратами). Пример физической компоновки соответствует логической схеме NAND, приведенной в предыдущем примере.

Устройство N изготавливается на подложке P-типа, а устройство P изготавливается в лунке N-типа (n-well). «Отвод» подложки P-типа подключен к V SS , а n-луночный отвод N-типа подключен к V DD , чтобы предотвратить защелкивание .

Поперечное сечение двух транзисторов в КМОП-затворе в N-луночном КМОП-процессе

Мощность: переключение и утечка [ править ]

Логика КМОП рассеивает меньше энергии, чем логические схемы НМОП, поскольку КМОП рассеивает мощность только при переключении («динамическая мощность»). В типичном ASIC, изготовленном по современному 90-нанометровому процессу, переключение выхода может занять 120 пикосекунд и происходит раз в десять наносекунд. Логика NMOS рассеивает мощность всякий раз, когда транзистор включен, поскольку существует путь тока от V dd до V ss через нагрузочный резистор и сеть n-типа.

Статические КМОП-вентили очень энергоэффективны, поскольку в режиме ожидания они рассеивают почти нулевую мощность. Раньше энергопотребление КМОП-устройств не было основной проблемой при проектировании микросхем. В параметрах конструкции доминировали такие факторы, как скорость и площадь. Поскольку технология КМОП вышла за пределы субмикронного уровня, энергопотребление на единицу площади чипа значительно возросло.

В широком смысле рассеивание мощности в КМОП-схемах происходит из-за двух компонентов: статического и динамического:

Статическое рассеяние [ править ]

И NMOS, и PMOS транзисторы имеют пороговое напряжение затвор-исток (Vth ) , ниже которого ток (называемый подпороговым током) через устройство падает экспоненциально. Исторически сложилось так, что конструкции КМОП работали при напряжении питания, намного превышающем их пороговое напряжение (V dd могло составлять 5 В, а V th как для NMOS, так и для PMOS могло составлять 700 мВ). Особым типом транзистора, используемого в некоторых КМОП-схемах, является собственный транзистор , близким к нулю с пороговым напряжением .

SiO 2 — хороший изолятор, но на очень малых уровнях толщины электроны могут туннелировать через очень тонкую изоляцию; вероятность падает экспоненциально с толщиной оксида. Туннельный ток становится очень важным для транзисторов с технологией менее 130 нм и оксидами затвора толщиной 20 Å или тоньше.

Небольшие обратные токи утечки образуются из-за образования обратного смещения между диффузионными областями и ямами (например, диффузия p-типа по сравнению с n-ямой), ямами и подложкой (например, n-лунка по сравнению с p-подложкой). В современных процессах утечка диода очень мала по сравнению с подпороговыми и туннельными токами, поэтому ими можно пренебречь при расчете мощности.

Если соотношения не совпадают, то могут быть разные токи PMOS и NMOS; это может привести к дисбалансу, и, следовательно, неправильный ток приведет к нагреву CMOS и ненужному рассеиванию мощности. Кроме того, недавние исследования показали, что мощность утечки снижается из-за эффектов старения в качестве компромисса для устройств, которые становятся медленнее. [43]

Для ускорения проектирования производители перешли на конструкции с более низкими порогами напряжения, но из-за этого современный NMOS-транзистор с Vth 200 мВ имеет значительный подпороговый ток утечки . Конструкции (например, процессоры для настольных ПК), которые включают большое количество схем, которые не переключаются активно, все равно потребляют энергию из-за этого тока утечки. Мощность утечки составляет значительную часть общей мощности, потребляемой такими конструкциями. Многопороговая КМОП (MTCMOS), которую теперь можно приобрести на литейных заводах, является одним из подходов к управлению мощностью утечки. В MTCMOS транзисторы с высоким напряжением используются , когда скорость переключения не является критической, тогда как транзисторы с низким напряжением используются в чувствительных к скорости трактах. Дальнейшие технологические достижения, в которых используются еще более тонкие диэлектрики затвора, имеют дополнительный компонент утечки из-за туннелирования тока через чрезвычайно тонкий диэлектрик затвора. Использование диэлектриков с высоким κ вместо диоксида кремния , который является обычным диэлектриком затвора, обеспечивает аналогичные характеристики устройства, но с более толстым изолятором затвора, что позволяет избежать этого тока. Сокращение мощности утечки за счет использования новых материалов и конструкции системы имеет решающее значение для обеспечения масштабируемости КМОП. [44]

Динамическое рассеивание [ править ]

Зарядка и разрядка нагрузочных емкостей [ править ]

КМОП-схемы рассеивают мощность, заряжая различные емкости нагрузки (в основном емкость затвора и проводов, а также емкости стока и некоторые емкости истока) при каждом переключении. За один полный цикл КМОП-логики ток течет от V DD к емкости нагрузки для ее зарядки, а затем течет от заряженной емкости нагрузки (CL ) на землю во время разряда. Таким образом, за один полный цикл зарядки/разрядки общее количество Q=C L V DD передается от V DD на землю. Умножьте на частоту переключения нагрузочных емкостей, чтобы получить используемый ток, и еще раз умножьте на среднее напряжение, чтобы получить характеристическую мощность переключения, рассеиваемую КМОП-устройством: .

Поскольку большинство вентилей не срабатывают/переключаются в каждом такте , они часто сопровождаются коэффициентом , называемый коэффициентом активности. Теперь динамическую рассеиваемую мощность можно переписать как .

Часы в системе имеют коэффициент активности α = 1, поскольку они увеличиваются и уменьшаются в каждом цикле. Большинство данных имеют коэффициент активности 0,1. [45] Если на узле оценена правильная емкость нагрузки вместе с его коэффициентом активности, можно эффективно рассчитать динамическую рассеиваемую мощность в этом узле.

Мощность короткого замыкания [ править ]

Поскольку время нарастания/спада как для pMOS, так и для nMOS ограничено, во время перехода, например, из выключенного состояния во включенное, оба транзистора будут включены в течение небольшого периода времени, в течение которого ток найдет путь непосредственно от V DD до землю, создавая тем самым ток короткого замыкания , иногда называемый током лома . Рассеяние мощности короткого замыкания увеличивается с увеличением времени нарастания и спада транзисторов.

Этот вид энергопотребления стал значительным в 1990-х годах, когда провода на кристалле стали уже, а длинные провода стали более резистивными. КМОП-вентили на концах этих резистивных проводов видят медленные входные переходы. Тщательная конструкция, позволяющая избежать использования длинных тонких проводов со слабым приводом, снижает этот эффект, но мощность «лома» может составлять существенную часть динамической мощности КМОП.

Защита входа [ править ]

Паразитные транзисторы, присущие КМОП-структуре, могут быть включены входными сигналами, выходящими за пределы нормального рабочего диапазона, например, электростатическими разрядами или отражениями в линии . Возникающая в результате фиксация может повредить или вывести из строя устройство CMOS. Для обработки этих сигналов в схемах КМОП включены фиксирующие диоды. В паспортах производителей указан максимально допустимый ток, который может протекать через диоды.

Аналоговый CMOS [ править ]

Помимо цифровых приложений, технология КМОП также используется в аналоговых приложениях. Например, операционных усилителей на рынке доступны микросхемы КМОП. Передающие вентили могут использоваться в качестве аналоговых мультиплексоров вместо реле сигналов . Технология КМОП также широко используется в радиочастотных схемах вплоть до сверхвысокочастотных, в приложениях со смешанными сигналами (аналоговый + цифровой). [ нужна ссылка ]

РЧ КМОП [ править ]

RF CMOS относится к радиочастотным схемам ( радиочастотным схемам), которые основаны на со смешанными сигналами технологии интегральных схем CMOS . Они широко используются в технологиях беспроводной связи . RF CMOS был разработан Асадом Абиди во время работы в Калифорнийском университете в Лос-Анджелесе в конце 1980-х годов. Это изменило способ проектирования радиочастотных схем, что привело к замене дискретных биполярных транзисторов схемами КМОП в радиоприемопередатчиках интегральными . [46] Это позволило создать сложные, недорогие и портативные терминалы для конечных пользователей и привело к появлению небольших, недорогих, маломощных и портативных устройств для широкого спектра систем беспроводной связи. Это позволило осуществлять связь «в любое время и в любом месте» и помогло совершить революцию в области беспроводной связи , приведшую к быстрому росту беспроводной индустрии. [47]

Процессоры основной полосы частот [48] [49] и радиоприемопередатчики во всех современных беспроводных сетевых устройствах и мобильных телефонах серийно производятся с использованием RF CMOS-устройств. [46] Схемы RF CMOS широко используются для передачи и приема беспроводных сигналов в различных приложениях, таких как спутниковые технологии (например, GPS ), Bluetooth , Wi-Fi , связь ближнего радиуса действия (NFC), мобильные сети (например, 3G и 4G ), наземное вещание и автомобильные радары , а также другие области применения. [50]

Примеры коммерческих чипов RF CMOS включают беспроводные телефоны Intel DECT и чипы 802.11 ( Wi-Fi ), созданные Atheros и другими компаниями. [51] Коммерческие продукты RF CMOS также используются в сетях Bluetooth и беспроводных локальных сетях (WLAN). [52] RF CMOS также используется в радиоприемопередатчиках для беспроводных стандартов, таких как GSM , Wi-Fi и Bluetooth, в трансиверах для мобильных сетей, таких как 3G, и в удаленных устройствах в беспроводных сенсорных сетях (WSN). [53]

Технология RF CMOS имеет решающее значение для современной беспроводной связи, включая беспроводные сети и мобильной связи устройства . Одной из компаний, которая коммерциализировала технологию RF CMOS, была Infineon . миллиарда единиц CMOS RF-переключателей Ежегодно продается более 1   совокупный объем продаж достигает 5 миллиардов единиц.   , а по состоянию на 2018 год . [54]

Диапазон температур [ править ]

Обычные КМОП-устройства работают в диапазоне от –55 °C до +125 °C.

Еще в августе 2008 года были теоретические указания на то, что кремниевые КМОП будут работать при температуре до -233 ° C (40 К ). [55] Рабочая температура около 40 К с тех пор была достигнута с использованием разогнанных процессоров AMD Phenom II с сочетанием охлаждения жидким азотом и жидким гелием . [56]

КМОП-устройства из карбида кремния тестировались в течение года при температуре 500 °C. [57] [58]

Одноэлектронные МОП-транзисторы [ править ]

Сверхмалые (L = 20 нм, W = 20 нм) МОП-транзисторы достигают одноэлектронного предела при работе при криогенной температуре в диапазоне от -269 ° C (4 К ) до примерно -258 ° C (15 К ). В транзисторе наблюдается кулоновская блокада из-за прогрессирующей зарядки электронов один за другим. Количество электронов, удерживаемых в канале, определяется напряжением на затворе, начиная с заполнения нуля электронов, и его можно установить равным одному или нескольким. [59]

См. также [ править ]

Ссылки [ править ]

  1. ^ «Что такое CMOS-память?» . Злой Саго . Архивировано из оригинала 26 сентября 2014 года . Проверено 3 марта 2013 г.
  2. ^ Войнигеску, Сорин (2013). Высокочастотные интегральные схемы . Издательство Кембриджского университета . п. 164. ИСБН  9780521873024 .
  3. ^ Фэйрчайлд.Примечание по применению 77. «CMOS, идеальное семейство логических устройств». Архивировано 9 января 2015 г. в Wayback Machine .1983.
  4. ^ «Intel Architecture лидирует в области инноваций в области микроархитектуры» . Интел . Архивировано из оригинала 29 июня 2011 года . Проверено 2 мая 2018 г.
  5. ^ Джордж Клиффорд, Шиклай (1953). «Симметричные свойства транзисторов и их применение». Труды ИРЭ . 41 (6): 717–724. дои : 10.1109/JRPROC.1953.274250 . S2CID   51639018 .
  6. ^ Лоек, Бо (2007). История полупроводниковой техники . Спрингер. п. 162. ИСБН  978-3540342588 .
  7. ^ Аронс, Ричард (2012). «Промышленные исследования в области микросхем в RCA: первые годы, 1953–1963». IEEE Анналы истории вычислений . 12 (1): 60–73. дои : 10.1109/MAHC.2011.62 . S2CID   18912623 .
  8. ^ «Устная история Томаса (Тома) Стэнли» (PDF) .
  9. ^ «Новости IRE и радиозаметки» . Труды ИРЭ . 42 (6): 1027–1043. 1954. doi : 10.1109/JRPROC.1954.274784 .
  10. ^ Уоллмарк, Джей Ти; Маркус, С.М. (1959). «Интегрированные устройства, использующие униполярную транзисторную логику с прямой связью». 1959 г. Международная конференция IEEE по твердотельным схемам. Сборник технических статей . Том. ЭК-8. стр. 58–59. дои : 10.1109/ISSCC.1959.1157035 .
  11. Перейти обратно: Перейти обратно: а б с «1960: Демонстрация металлооксидно-полупроводникового (МОП) транзистора» . Кремниевый двигатель: хронология полупроводников в компьютерах . Музей истории компьютеров . Проверено 31 августа 2019 г.
  12. Перейти обратно: Перейти обратно: а б Лоек, Бо (2007). История полупроводниковой техники . Спрингер . стр. 321–3. ISBN  9783540342588 .
  13. ^ Войнигеску, Сорин (2013). Высокочастотные интегральные схемы . Издательство Кембриджского университета . п. 164. ИСБН  978-0521873024 .
  14. ^ Сах, Чи-Тан (октябрь 1988 г.). «Эволюция МОП-транзистора - от концепции до СБИС» (PDF) . Труды IEEE . 76 (10): 1280–1326 (1290). Бибкод : 1988IEEP..76.1280S . дои : 10.1109/5.16328 . ISSN   0018-9219 . Те из нас, кто активно занимался исследованиями кремниевых материалов и устройств в 1956–1960 годах, считали эту успешную попытку группы Bell Labs во главе с Аталлой по стабилизации поверхности кремния наиболее важным и значительным технологическим достижением, которое проложило путь, который привел к созданию технологии кремниевых интегральных схем. разработки на втором этапе и массовое производство на третьем этапе.
  15. Перейти обратно: Перейти обратно: а б «1963: Изобретена дополнительная конфигурация МОП-схемы» . Музей истории компьютеров . Проверено 6 июля 2019 г.
  16. Перейти обратно: Перейти обратно: а б Сах, Чи-Тан ; Ванласс, Фрэнк (1963). Нановаттная логика с использованием полевых металлооксидных полупроводниковых триодов . 1963 г. Международная конференция IEEE по твердотельным схемам. Сборник технических статей. Том. VI. стр. 32–33. дои : 10.1109/ISSCC.1963.1157450 .
  17. ^ «Дополнительная полевая схема с низким энергопотреблением в режиме ожидания» (PDF) .
  18. ^ Лоек, Бо (2007). История полупроводниковой техники . Спрингер. п. 330. ИСБН  9783540342588 .
  19. ^ Гилдер, Джордж (1990). Микрокосм: квантовая революция в экономике и технологиях . Саймон и Шустер . стр. 144 –5. ISBN  9780671705923 .
  20. ^ «1972–1973: схемы КМОП БИС для калькуляторов (Sharp и Toshiba)» (PDF) . Музей истории полупроводников Японии . Архивировано из оригинала (PDF) 6 июля 2019 г. Проверено 5 июля 2019 г.
  21. ^ «Начало 1970-х: эволюция схем КМОП БИС для часов» (PDF) . Музей истории полупроводников Японии . Архивировано из оригинала (PDF) 6 июля 2019 года . Проверено 6 июля 2019 г.
  22. Перейти обратно: Перейти обратно: а б «Черепаха транзисторов побеждает в гонке — революция CHM» . Музей истории компьютеров . Проверено 22 июля 2019 г.
  23. Перейти обратно: Перейти обратно: а б с д и ж г «1978: Быстрая CMOS SRAM с двумя лунками (Hitachi)» (PDF) . Музей истории полупроводников Японии . Архивировано из оригинала (PDF) 5 июля 2019 года . Проверено 5 июля 2019 г.
  24. Перейти обратно: Перейти обратно: а б с д Кун, Келин (2018). «КМОП и не только КМОП: проблемы масштабирования» . Высокомобильные материалы для КМОП-приложений . Издательство Вудхед . п. 1. ISBN  9780081020623 .
  25. ^ «CDP 1800 мкП имеется в продаже» (PDF) . Микрокомпьютерный дайджест . 2 (4): 1–3. Октябрь 1975 г. Архивировано из оригинала (PDF) 23 сентября 2019 г. Проверено 22 июля 2019 г.
  26. ^ «Кремниевые ворота МОП 2102А» . Интел . Проверено 27 июня 2019 г.
  27. Перейти обратно: Перейти обратно: а б «Хронологический список продуктов Intel. Продукты отсортированы по дате» (PDF) . Музей Интел . Корпорация Интел. Июль 2005 г. Архивировано из оригинала (PDF) 9 августа 2007 г. Проверено 31 июля 2007 г.
  28. ^ Масухара, Тошиаки; Минато, Осаму; Сасаки, Тошио; Сакаи, Ёсио; Кубо, Масахару; Ясуи, Токумаса (февраль 1978 г.). Высокоскоростная статическая оперативная память Hi-CMOS 4K с низким энергопотреблением . 1978 Международная конференция IEEE по твердотельным схемам. Сборник технических статей. Том. XXI. стр. 110–111. дои : 10.1109/ISSCC.1978.1155749 . S2CID   30753823 .
  29. ^ Масухара, Тошиаки; Минато, Осаму; Сакаи, Йоши; Сасаки, Тошио; Кубо, Масахару; Ясуи, Токумаса (сентябрь 1978 г.). «Короткоканальное устройство и схемы Hi-CMOS» . ESSCIRC 78: 4-я Европейская конференция по твердотельным схемам - Сборник технических статей : 131–2.
  30. Перейти обратно: Перейти обратно: а б Гелоу, Джеффри Карл (10 августа 1990 г.). «Влияние технологии обработки на конструкцию усилителя DRAM Sense» (PDF) . Массачусетский технологический институт . стр. 149–166. hdl : 1721.1/61805/23264695-MIT . Проверено 25 июня 2019 г. - через CORE .
  31. Перейти обратно: Перейти обратно: а б с «Получатели премии IEEE Эндрю С. Гроува» . Премия IEEE Эндрю С. Гроува . Институт инженеров электротехники и электроники . Проверено 4 июля 2019 г.
  32. ^ Давари, Биджан; и др. (1988). «Высокоэффективная КМОП-технология 0,25 мкм». Технический дайджест, Международная встреча по электронным устройствам, 1988 г. стр. 56–59. дои : 10.1109/IEDM.1988.32749 . ISSN   0163-1918 . S2CID   114078857 . IEEE Кат. № 88Ч2528-8.
  33. Перейти обратно: Перейти обратно: а б «Память» . STOL (Полупроводниковые технологии онлайн) . Проверено 25 июня 2019 г.
  34. ^ Сандху, Гуртей; Доан, Трунг Т. (22 августа 2001 г.). «Аппарат и метод легирования атомного слоя» . Гугл Патенты . Проверено 5 июля 2019 г.
  35. ^ «Toshiba и Sony добились значительных успехов в технологиях полупроводниковых процессов» . Тошиба . 3 декабря 2002 г. Проверено 26 июня 2019 г.
  36. ^ «Знаменитый год: годовой отчет TSMC за 2004 г.» (PDF) . ТСМС . Проверено 5 июля 2019 г.
  37. ^ «Анализ роста мирового рынка FinFET технологий в 2024 году по производителям, регионам, типам и приложениям, прогнозный анализ» . Финансовое планирование . 3 июля 2019 года. Архивировано из оригинала 6 июля 2019 года . Проверено 6 июля 2019 г.
  38. ^ Бейкер, Р. Джейкоб (2008). КМОП: схемотехника, компоновка и моделирование (Второе изд.). Wiley-IEEE. п. XXIX. ISBN  978-0-470-22941-5 .
  39. ^ Хиггинс, Ричард Дж. (1983). Электроника с цифровыми и аналоговыми интегральными схемами . Прентис-Холл . п. 101 . ISBN  9780132507042 . Главным отличием является мощность: КМОП-вентили могут потреблять примерно в 100 000 раз меньше энергии, чем их ТТЛ-эквиваленты!
  40. ^ Стивенс, Карлин; Деннис, Мэгги (2000). «Время инженерии: изобретение электронных наручных часов» (PDF) . Британский журнал истории науки . 33 (4). Издательство Кембриджского университета : 477–497 (485). дои : 10.1017/S0007087400004167 . ISSN   0007-0874 . Архивировано из оригинала (PDF) 1 декабря 2017 г. Проверено 10 ноября 2019 г.
  41. ^ «Что такое КМОП?» . Цифровой гид IONOS . 8 декабря 2021 г. Проверено 21 января 2022 г.
  42. ^ «КМОП, идеальное семейство логических устройств» (PDF) . Фэйрчайлд Полупроводник. Январь 1983 г. Архивировано из оригинала (PDF) 9 декабря 2011 г. Проверено 25 ноября 2011 г.
  43. ^ Мартинес, ALH; Хуршид, С.; Росси, Д. (2020). «Использование старения КМОП для эффективного проектирования микроэлектроники». 26-й Международный симпозиум IEEE по онлайн-тестированию и проектированию надежных систем (IOLTS) , 2020 г. стр. 1–4. дои : 10.1109/IOLTS50870.2020.9159742 . ISBN  978-1-7281-8187-5 . S2CID   225582202 .
  44. ^ Хороший обзор методов утечки и уменьшения объясняется в книге « Утечка в нанометровых КМОП-технологиях», заархивировано 2 декабря 2011 г. на Wayback Machine. ISBN   0-387-25737-3 .
  45. ^ Моисеев Константин; Колодный, Авиноам; Вимер, Шмуэль (сентябрь 2008 г.). «Оптимальное по мощности упорядочение сигналов с учетом времени». АКМ Транс. Дес. Автомат. Электрон. Сист . 13 (4). Статья 65. CiteSeerX   10.1.1.222.9211 . дои : 10.1145/1391962.1391973 . S2CID   18895687 .
  46. Перейти обратно: Перейти обратно: а б О'Нил, А. (2008). «Асад Абиди получил признание за работу в области RF-CMOS». Информационный бюллетень Общества твердотельных схем IEEE . 13 (1): 57–58. дои : 10.1109/N-SSC.2008.4785694 . ISSN   1098-4232 .
  47. ^ Данешрад, Бабал; Эльтавил, Ахмед М. (2002). «Интегральные технологии для беспроводной связи». Беспроводные мультимедийные сетевые технологии . Международная серия по инженерным наукам и информатике. 524 . Спрингер США: 227–244. дои : 10.1007/0-306-47330-5_13 . ISBN  0-7923-8633-7 .
  48. ^ Чен, Вай-Кай (2018). Справочник по СБИС . ЦРК Пресс . стр. 60–2. ISBN  9781420005967 .
  49. ^ Моргадо, Алонсо; Река, Росио-дель; Роза, Хосе М. де ла (2011). Нанометровые КМОП-сигма-дельта модуляторы для программно-определяемой радиосвязи . Спрингер. п. 1. ISBN  9781461400370 .
  50. ^ Вендрик, Гарри Дж. М. (2017). Нанометровые КМОП-ИС: от основ к ASIC . Спрингер. п. 243. ИСБН  9783319475974 .
  51. ^ Натавад, Л.; Заргари, М.; Самавати, Х.; Мехта, С.; Хейрхаки, А.; Чен, П.; Гонг, К.; Вакили-Амини, Б.; Хван, Дж.; Чен, М.; Терровит, М.; Качиньский, Б.; Лимотиракис, С.; Мак, М.; Ган, Х.; Ли, М.; Абдоллахи-Алибейк, Б.; Байтекин Б.; Онодера, К.; Мендис, С.; Чанг, А.; Джен, С.; Су, Д.; Вули, Б. «20.2: двухдиапазонная система на кристалле CMOS MIMO Radio для беспроводной локальной сети IEEE 802.11n» (PDF) . Веб-хостинг IEEE Entity . IEEE. Архивировано из оригинала (PDF) 23 октября 2016 года . Проверено 22 октября 2016 г. .
  52. ^ Олштейн, Кэтрин (весна 2008 г.). «Абиди получает премию IEEE Педерсона на ISSCC 2008» . SSCC: Новости Общества твердотельных схем IEEE . 13 (2): 12. doi : 10.1109/N-SSC.2008.4785734 . S2CID   30558989 .
  53. ^ Оливейра, Жуан; Идет, Жоау (2012). Параметрическое усиление аналогового сигнала применительно к наноразмерным КМОП-технологиям . Спрингер. п. 7. ISBN  9781461416708 .
  54. ^ «Infineon достигла важной вехи в области массовых КМОП-радиочастотных коммутаторов» . ЭЭ Таймс . 20 ноября 2018 года . Проверено 26 октября 2019 г.
  55. ^ Эдвардс К., «Контроль температуры», Инженерия и технологии, 26 июля – 8 августа 2008 г., IET .
  56. ^ Мурхед, Патрик (15 января 2009 г.). «Бьем рекорды с драконами и гелием в пустыне Лас-Вегаса» . blogs.amd.com/patmoorhead. Архивировано из оригинала 15 сентября 2010 года . Проверено 18 сентября 2009 г.
  57. ^ Кларк, Д.Т.; Рамзи, EP; Мерфи, А.Е.; Смит, Д.А.; Томпсон, Робин Ф.; Янг, РАР; Кормак, доктор медицинских наук; Чжу, К.; Финни, С.; Флетчер, Дж. (2011). «Высокотемпературные КМОП-интегральные схемы из карбида кремния». Форум по материаловедению . 679–680: 726–729. doi : 10.4028/www.scientific.net/msf.679-680.726 . S2CID   110071501 .
  58. ^ Мантут, Алан; Зеттерлинг, Карл-Микаэль; Русу, Ана (28 апреля 2021 г.). «Радио, которое мы могли бы отправить в ад: радиосхемы из карбида кремния могут выдержать вулканическое тепло Венеры» . IEEE-спектр .
  59. ^ Прати, Э.; Де Микьелис, М.; Белли, М.; Кокко, С.; Фанчулли, М.; Котекар-Патил, Д.; Руофф, М.; Керн, ДП; Варам, Д.А.; Вердуин, Дж.; Теттаманзи, GC; Рогге, С.; Рош, Б.; Вакес, Р.; Джель, X.; Винет, М.; Санкер, М. (2012). «Малоэлектронный предел металлооксидных полупроводниковых одноэлектронных транзисторов n-типа». Нанотехнологии . 23 (21): 215204. arXiv : 1203.4811 . Бибкод : 2012Nanot..23u5204P . дои : 10.1088/0957-4484/23/21/215204 . ПМИД   22552118 . S2CID   206063658 .

Дальнейшее чтение [ править ]

Внешние ссылки [ править ]

Arc.Ask3.Ru: конец переведенного документа.
Arc.Ask3.Ru
Номер скриншота №: acb99e40189372de83abd139324442c7__1717760820
URL1:https://arc.ask3.ru/arc/aa/ac/c7/acb99e40189372de83abd139324442c7.html
Заголовок, (Title) документа по адресу, URL1:
CMOS - Wikipedia
Данный printscreen веб страницы (снимок веб страницы, скриншот веб страницы), визуально-программная копия документа расположенного по адресу URL1 и сохраненная в файл, имеет: квалифицированную, усовершенствованную (подтверждены: метки времени, валидность сертификата), открепленную ЭЦП (приложена к данному файлу), что может быть использовано для подтверждения содержания и факта существования документа в этот момент времени. Права на данный скриншот принадлежат администрации Ask3.ru, использование в качестве доказательства только с письменного разрешения правообладателя скриншота. Администрация Ask3.ru не несет ответственности за информацию размещенную на данном скриншоте. Права на прочие зарегистрированные элементы любого права, изображенные на снимках принадлежат их владельцам. Качество перевода предоставляется как есть. Любые претензии, иски не могут быть предъявлены. Если вы не согласны с любым пунктом перечисленным выше, вы не можете использовать данный сайт и информация размещенную на нем (сайте/странице), немедленно покиньте данный сайт. В случае нарушения любого пункта перечисленного выше, штраф 55! (Пятьдесят пять факториал, Денежную единицу (имеющую самостоятельную стоимость) можете выбрать самостоятельно, выплаичвается товарами в течение 7 дней с момента нарушения.)