AMD Хорус
Система Horus , разработанная Newisys для AMD , была создана для того, чтобы позволить машинам AMD Opteron выйти за пределы текущего ограничения 8-процессорных архитектур ( сокетов ЦП ). ЦП Opteron оснащены шиной HyperTransport (ccHT) с когерентной кэш-памятью, позволяющей обеспечить бесклеевое многопроцессорное соединение между физическими пакетами ЦП, но поскольку на каждый чип имеется максимум три интерфейса ccHT, системы ограничены максимум 8 разъемами. Шина HyperTransport также ограничена по расстоянию и не позволяет осуществлять межсистемное соединение.
Система Horus преодолевает эти ограничения, создавая псевдо-Оптерон, чип Horus, который подключается к четырем реальным Оптеронам через шину HyperTransport. Что касается Оптеронов, то они находятся в пятисторонней системе, и это основной узел Гора (так называемый «четверка»). Затем чип Horus обеспечивает дополнительный внешний интерфейс (на основе стандартов InfiniBand ), который может подключаться к дополнительным узлам Horus (до 8). Чип обеспечивает необходимую трансляцию между локальными и внешними ccHT-коммуникациями. Благодаря построению процессоров на базе чипа Horus с 12-битными линиями, работающими на частоте 3125 МГц, с технологией InfiniBand ( кодирование 8b/10b ), эта система имеет эффективную внутреннюю скорость 30 Гбит/с.
Благодаря соединению 8 «квадратов», каждый из которых имеет максимум четыре разъема Opteron на узел, система Horus позволяет использовать в общей сложности 32 разъема ЦП на одной машине. Также будут поддерживаться двухъядерные и будущие четырехъядерные чипы, что позволит масштабировать одну систему до более чем ста вычислительных ядер.
См. также
[ редактировать ]Внешние ссылки
[ редактировать ]- Официальный документ Гора. Архивировано 13 января 2006 г. в Wayback Machine.
- Обсуждение групп Google инженером.