Jump to content

Фронтальный автобус

(Перенаправлено с автобуса Frontside )
В многоядерном процессоре задняя шина часто является внутренней, а передняя — для внешней связи.

( Передняя шина FSB ) — это интерфейс компьютерной связи ( шина ), который часто использовался в компьютерах на базе процессоров Intel в 1990-х и 2000-х годах. Шина EV6 выполняла ту же функцию для конкурирующих процессоров AMD. Оба обычно переносят данные между центральным процессором (ЦП) и концентратором контроллера памяти, известным как северный мост . [ 1 ]

В зависимости от реализации некоторые компьютеры также могут иметь внутреннюю шину , соединяющую ЦП с кэшем . Эта шина и подключенный к ней кэш выполняются быстрее, чем доступ к системной памяти (или оперативной памяти) через внешнюю шину. Скорость внешней шины часто используется как важный показатель производительности компьютера.

Исходная архитектура внешней шины была заменена HyperTransport , Intel QuickPath Interconnect , Direct Media Interface и в настоящее время Intel Ultra Path Interconnect в современных процессорах Intel для персональных компьютеров.

Этот термин вошел в употребление корпорацией Intel примерно в 1990-х годах, когда были анонсированы продукты Pentium Pro и Pentium II .

«Передняя сторона» относится к внешнему интерфейсу процессора к остальной части компьютерной системы, в отличие от задней стороны, где задняя шина соединяет кэш (и, возможно, другие процессоры). [ 2 ]

Внешняя шина (FSB) чаще всего используется на материнских платах для ПК (включая персональные компьютеры и серверы). Они редко используются во встроенных системах или подобных небольших компьютерах. Конструкция FSB улучшила производительность по сравнению с конструкциями с одной системной шиной предыдущих десятилетий, но эти внешние шины иногда называют «системной шиной».

Фронтальные шины обычно соединяют ЦП и остальное оборудование через набор микросхем , который Intel реализовала в виде северного и южного мостов . Другие шины, такие как соединение периферийных компонентов (PCI), порт ускоренной графики (AGP) и шины памяти, подключаются к набору микросхем для передачи данных между подключенными устройствами. Эти вторичные системные шины обычно работают на скоростях, определяемых тактовой частотой внешней шины, но не обязательно синхронизированы с ней.

В ответ на AMD инициативу Torrenza компания Intel открыла разъем ЦП FSB для устройств сторонних производителей. [ 3 ] До этого объявления, сделанного весной 2007 года на форуме разработчиков Intel в Пекине, Intel очень тщательно охраняла тех, кто имел доступ к системной шине, разрешая подключать только процессоры Intel к процессорному разъему. Первым примером были с программируемой вентильной матрицей сопроцессоры (FPGA), результат сотрудничества Intel- Xilinx - Nallatech. [ 4 ] и Intel- Altera -XtremeData (поставленные в 2008 году). [ 5 ] [ 6 ] [ 7 ]

[ редактировать ]
Типичная компоновка чипсета

Процессор

[ редактировать ]

Частота , на которой работает процессор (ЦП), в некоторых случаях определяется путем применения множителя тактовой частоты к скорости внешней шины (FSB). Например, процессор, работающий на частоте 3200 МГц, может использовать системную шину 400 МГц. Это означает, что внутренний множитель тактовой частоты (также называемый коэффициентом шины/ядра) равен 8. То есть процессор настроен на работу на частоте, в 8 раз превышающей частоту внешней шины: 400 МГц × 8 = 3200 МГц. Разная частота процессора достигается за счет изменения частоты FSB или множителя процессора. Это называется разгоном или понижением частоты .

Установка скорости FSB напрямую связана с классом скорости памяти, которую должна использовать система. Шина памяти соединяет северный мост и ОЗУ, точно так же, как передняя шина соединяет ЦП и северный мост. Часто эти две шины должны работать на одной и той же частоте. Увеличение частоты внешней шины до 450 МГц в большинстве случаев также означает работу памяти на частоте 450 МГц.

В более новых системах можно увидеть соотношение памяти «4:5» и тому подобное. В этой ситуации память будет работать в 5/4 раза быстрее, чем FSB, а это означает, что шина 400 МГц может работать с памятью на частоте 500 МГц. Эту систему часто называют «асинхронной». Из-за различий в архитектуре процессора и системы общая производительность системы может меняться самым неожиданным образом в зависимости от соотношения FSB и памяти.

В изображениях, аудио, видео, играх, синтезе FPGA и научных приложениях, которые выполняют небольшой объем работы над каждым элементом большого набора данных , скорость FSB становится серьезной проблемой производительности. Медленная FSB приведет к тому, что ЦП будет тратить значительное количество времени на ожидание поступления данных из системной памяти . Однако если вычисления с участием каждого элемента более сложны, процессор потратит больше времени на их выполнение; следовательно, FSB сможет идти в ногу со временем, поскольку скорость доступа к памяти снижается.

Периферийные шины

[ редактировать ]

Подобно шине памяти, шины PCI и AGP также могут работать асинхронно от внешней шины. В старых системах эти шины работают с заданной долей частоты внешней шины. Эта доля была установлена ​​BIOS . В более новых системах периферийные шины PCI, AGP и PCI Express часто получают собственные тактовые сигналы , что устраняет их зависимость от внешней шины для синхронизации.

Разгон — это практика, позволяющая компонентам компьютера работать сверх их штатного уровня производительности путем манипулирования частотами, на которых установлен компонент, и, при необходимости, изменения напряжения, подаваемого на компонент, чтобы он мог работать на этих более высоких частотах с большей производительностью. стабильность.

Многие материнские платы позволяют пользователю вручную устанавливать множитель тактовой частоты и настройки FSB, изменяя перемычки или настройки BIOS. Почти все производители процессоров теперь «фиксируют» в чипе предустановленную настройку множителя. Можно разблокировать некоторые заблокированные процессоры; например, некоторые процессоры AMD Athlon можно разблокировать, подключив электрические контакты к точкам на поверхности процессора. Некоторые другие процессоры AMD и Intel разблокированы на заводе и помечены конечными пользователями и розничными продавцами как процессоры «энтузиастского уровня» из-за этой функции. Для всех процессоров можно увеличить скорость FSB, чтобы повысить скорость обработки за счет уменьшения задержки между ЦП и северным мостом.

Такая практика выводит компоненты за рамки их технических характеристик и может привести к нестабильному поведению, перегреву или преждевременному выходу из строя. Даже если кажется, что компьютер работает нормально, при большой нагрузке могут возникнуть проблемы. Большинство ПК, приобретенных у розничных продавцов или производителей, таких как Hewlett-Packard или Dell , не позволяют пользователю изменять настройки множителя или FSB из-за вероятности неустойчивого поведения или сбоя. Материнские платы, приобретенные отдельно для сборки специальной машины, с большей вероятностью позволят пользователю редактировать настройки множителя и FSB в BIOS ПК.

Эволюция

[ редактировать ]

На момент разработки передняя шина имела преимущество высокой гибкости и низкой стоимости. Простые симметричные мультипроцессоры размещают несколько процессоров на общей FSB, хотя производительность не может масштабироваться линейно из-за узких мест в полосе пропускания .

Фронтальная шина использовалась во всех моделях процессоров Intel Atom , Celeron , Pentium , Core 2 и Xeon примерно до 2008 года. Первоначально эта шина была центральной точкой соединения для всех системных устройств и ЦП.

Потенциал более быстрого процессора теряется, если он не может получать инструкции и данные так же быстро, как и выполнять их. ЦП может проводить значительное время в режиме ожидания в ожидании чтения или записи данных в основную память, поэтому высокопроизводительным процессорам требуется высокая пропускная способность и низкая задержка доступа к памяти. раскритиковала внешнюю шину AMD как старую и медленную технологию, ограничивающую производительность системы. [ 8 ]

В более современных конструкциях используются двухточечные и последовательные соединения, такие как AMD HyperTransport и Intel DMI 2.0 или QuickPath Interconnect (QPI). В этих реализациях традиционный северный мост заменен прямым соединением ЦП с концентратором контроллера платформы , южным мостом или контроллером ввода-вывода. [ 9 ]

В традиционной архитектуре внешняя шина служила непосредственным каналом передачи данных между ЦП и всеми другими устройствами в системе, включая основную память. В системах на основе HyperTransport и QPI доступ к системной памяти осуществляется независимо посредством контроллера памяти , встроенного в ЦП, оставляя пропускную способность канала HyperTransport или QPI для других целей. Это увеличивает сложность конструкции ЦП, но обеспечивает большую пропускную способность, а также превосходное масштабирование в многопроцессорных системах.

Стоимость трансфера

[ редактировать ]

Пропускная способность или максимальная теоретическая пропускная способность внешней шины определяется произведением ширины ее пути данных, ее тактовой частоты (циклов в секунду) и количества передач данных, которые она выполняет за такт. Например, 64- битная (8- байтовая ) FSB, работающая на частоте 100 МГц и выполняющая 4 передачи за цикл, имеет пропускную способность 3200 мегабайт в секунду (МБ/с):

8 байт/передача × 100 МГц × 4 передачи/цикл = 3200 МБ/с

Количество передач за такт зависит от используемой технологии. Например, GTL+ выполняет 1 передачу за цикл, EV6 — 2 передачи за цикл, а AGTL+ — 4 передачи за цикл. Intel называет технику четырех передач за цикл Quad Pumping .

Многие производители публикуют частоту внешней шины в МГц, но в маркетинговых материалах часто указывается теоретическая эффективная скорость передачи сигналов (которая обычно называется мегапередачами в секунду или МТ/с). Например, если материнская плата (или процессор) имеет частоту шины 200 МГц и выполняет 4 передачи за такт, то FSB рассчитана на 800 МТ/с.

Ниже указаны характеристики нескольких поколений популярных процессоров.

Процессоры Intel

[ редактировать ]
Процессор Частота FSB (МГц) Трансферы/Цикл Ширина автобуса Скорость передачи (МБ/сек)
Пентиум 50 - 66 1 64-битная 400 - 528
Пентиум Овердрайв 25 - 66 1 32 или 64-битная 200 - 528
Пентиум Про 60 / 66 1 64-битная 480 - 528
Пентиум ММХ 60 / 66 1 64-битная 480 - 528
Pentium MMX Овердрайв 50 / 60 / 66 1 64-битная 400 - 528
Пентиум II 66 / 100 1 64-битная 528 / 800
Пентиум II Ксеон 100 1 64-битная 800
Пентиум II Овердрайв 60 / 66 1 64-битная 480 - 528
Пентиум III 100 / 133 1 64-битная 800 / 1064
Пентиум III Ксеон 100 / 133 1 64-битная 800 / 1064
Пентиум III-М 100 / 133 1 64-битная 800 / 1064
Пентиум 4 100 / 133 4 64-битная 3200 - 4256
Пентиум 4-М 100 4 64-битная 3200
Пентиум 4 HT 133 / 200 4 64-битная 4256 / 6400
Пентиум 4 HT Экстремальное издание 200 / 266 4 64-битная 6400 / 8512
Пентиум Д 133 / 200 4 64-битная 4256 - 6400
Пентиум Экстрим издание 200 / 266 4 64-битная 6400 / 8512
Пентиум М 100 / 133 4 64-битная 3200 / 4256
Пентиум двухъядерный 200 / 266 4 64-битная 6400 / 8512
Двухъядерный мобильный процессор Pentium 133 - 200 4 64-битная 6400 - 8512
Целерон 66 - 200 1-4 64-битная 528 - 6400
Селерон мобильный 133 - 200 1-4 64-битная 4256 - 6400
Селерон Д 133 4 64-битная 4256
Селерон М 66 - 200 1-4 64-битная 528 - 6400
Двухъядерный процессор Celeron 200 4 64-битная 6400
Двухъядерный мобильный процессор Celeron 133 - 200 4 64-битная 4256 - 6400
Итаний 133 2 64-битная 2133
Итаниум 2 200 - 333 2 128-битный 6400 - 10666
Ксеон 100 - 400 4 64-битная 3200 - 12800
Основное соло 133 / 166 4 64-битная 4256 / 5312
Основной дуэт 133 / 166 4 64-битная 4256 / 5312
Только ядро ​​2 133 - 200 4 64-битная 4256 - 6400
Ядро 2 Дуо 200 - 333 4 64-битная 6400 - 10656
Core 2 Duo мобильный 133 - 266 4 64-битная 4256 - 8512
Ядро 2 Четырехъядерный 266 / 333 4 64-битная 8512 / 10656
Core 2 Quad мобильный 266 4 64-битная 8512
Ядро 2 Экстрим 266 - 400 4 64-битная 8512 - 12800
Core 2 Экстремальный мобильный 200 / 266 4 64-битная 6400 / 8512
Атом 100 - 166 4 64-битная 3200 - 5312

Процессоры AMD

[ редактировать ]
Процессор Частота FSB (МГц) Трансферы/Цикл Ширина автобуса Скорость передачи (МБ/сек)
К5 50 - 66 1 64-битная 400 - 528
К6 66 1 64-битная 528
К6-II 66 - 100 1 64-битная 528 - 800
К6-III 66 / 100 1 64-битная 528 - 800
Атлон 100 / 133 2 64-битная 1600 - 2128
Атлон XP 100 / 133 / 166 / 200 2 64-битная 1600 - 3200
Атлон МП 100 / 133 2 64-битная 1600 - 2128
Мобильный Атлон 4 100 2 64-битная 1600
Атлон ХР-М 100 / 133 2 64-битная 1600 - 2128
Дуро 100 / 133 2 64-битная 1600 - 2128
Семпрон 166 / 200 2 64-битная 2656 - 3200
  1. ^ Скотт Мюллер (2003). Модернизация и ремонт компьютеров (15-е изд.). Издательство Que. п. 314 . ISBN  978-0-7897-2974-3 .
  2. ^ Тодд Лэнгли и Роб Ковальчик (январь 2009 г.). «Введение в архитектуру Intel: основы» (PDF) . «Белая книга» . Корпорация Интел. Архивировано из оригинала (PDF) 7 июня 2011 года . Проверено 28 мая 2011 г.
  3. ^ Чарли Демерджян (17 апреля 2007 г.). «Intel открывает переднюю часть своего автобуса миру+собаке: IDF Spring 007 Xilinx предвещает эффект разорвавшейся бомбы» . Спрашивающий . Архивировано из оригинала 7 октября 2012 года . Проверено 28 мая 2011 г. {{cite news}}: CS1 maint: неподходящий URL ( ссылка )
  4. ^ «Nallatech запускает программу раннего доступа к первому в отрасли модулю FSB-FPGA» . Пресс-релиз Business Wire . Наллатех. 18 сентября 2007 года . Проверено 14 июня 2011 г.
  5. ^ «XtremeData предлагает модуль Intel FSB на базе Stratix III FPGA» . Пресс-релиз Business Wire . Журнал Чип-Дизайн. 18 сентября 2007. Архивировано из оригинала 23 июля 2011 года . Проверено 14 июня 2011 г.
  6. ^ Эшли Вэнс (17 апреля 2007 г.). «Диета с высоким содержанием клетчатки дает Intel «регулярность», необходимую для победы над AMD» . Регистр . Проверено 28 мая 2011 г.
  7. ^ «XtremeData начинает поставки модуля Intel FSB Altera Stratix III с частотой 1066 МГц на базе FPGA» . Пресс-релиз Business Wire . XtremeData. 17 июня 2008 года . Проверено 14 июня 2011 г.
  8. ^ Аллан Макнотон (29 сентября 2003 г.). «Шина AMD HyperTransport: перенесите ваше приложение в режим повышенной производительности» . АМД. Архивировано из оригинала 25 марта 2012 года . Проверено 14 июня 2011 г.
  9. ^ «Введение в Intel QuickPath Interconnect» (PDF) . Корпорация Интел. 30 января 2009 года . Проверено 14 июня 2011 г.
Arc.Ask3.Ru: конец переведенного документа.
Arc.Ask3.Ru
Номер скриншота №: 9a07614f08fc5453e97e2559ead81f00__1714224300
URL1:https://arc.ask3.ru/arc/aa/9a/00/9a07614f08fc5453e97e2559ead81f00.html
Заголовок, (Title) документа по адресу, URL1:
Front-side bus - Wikipedia
Данный printscreen веб страницы (снимок веб страницы, скриншот веб страницы), визуально-программная копия документа расположенного по адресу URL1 и сохраненная в файл, имеет: квалифицированную, усовершенствованную (подтверждены: метки времени, валидность сертификата), открепленную ЭЦП (приложена к данному файлу), что может быть использовано для подтверждения содержания и факта существования документа в этот момент времени. Права на данный скриншот принадлежат администрации Ask3.ru, использование в качестве доказательства только с письменного разрешения правообладателя скриншота. Администрация Ask3.ru не несет ответственности за информацию размещенную на данном скриншоте. Права на прочие зарегистрированные элементы любого права, изображенные на снимках принадлежат их владельцам. Качество перевода предоставляется как есть. Любые претензии, иски не могут быть предъявлены. Если вы не согласны с любым пунктом перечисленным выше, вы не можете использовать данный сайт и информация размещенную на нем (сайте/странице), немедленно покиньте данный сайт. В случае нарушения любого пункта перечисленного выше, штраф 55! (Пятьдесят пять факториал, Денежную единицу (имеющую самостоятельную стоимость) можете выбрать самостоятельно, выплаичвается товарами в течение 7 дней с момента нарушения.)