Jump to content

Логика NMOS с истощающей нагрузкой

(Перенаправлено из NMOS с истощающей нагрузкой )
с истощающей нагрузкой Вентиль NMOS NAND

В интегральных схемах NMOS с истощающей нагрузкой представляет собой форму семейства цифровой логики , в которой используется только одно напряжение питания, в отличие от более ранних семейств логики NMOS n-типа ( металл-оксид-полупроводник ), которым требовалось более одного различного напряжения питания. Хотя производство этих интегральных схем требовало дополнительных этапов обработки, улучшенная скорость переключения и устранение дополнительного источника питания сделали это семейство логических устройств предпочтительным выбором для многих микропроцессоров и других логических элементов.

с режимом истощения n-типа МОП- транзисторы в качестве нагрузочных транзисторов позволяют работать при одном напряжении и достигать большей скорости, чем это возможно при использовании устройств с чистой повышающей нагрузкой. Отчасти это связано с тем, что МОП-транзисторы в режиме истощения могут быть лучшим приближением источника тока , чем более простой транзистор в режиме улучшения, особенно когда нет дополнительного напряжения (одна из причин, по которой ранние PMOS и NMOS-чипы требовали нескольких напряжений).

Включение NMOS-транзисторов с режимом истощения в производственный процесс потребовало дополнительных производственных этапов по сравнению с более простыми схемами с повышающей нагрузкой; это связано с тем, что устройства с истощающей нагрузкой формируются путем увеличения количества легирующей примеси в области канала нагрузочных транзисторов, чтобы регулировать их пороговое напряжение . Обычно это выполняется с помощью ионной имплантации .

Хотя технология КМОП заменила большинство конструкций NMOS в 1980-х годах, некоторые конструкции NMOS с истощающейся нагрузкой все еще производятся, обычно параллельно с более новыми аналогами CMOS. Одним из примеров является Z84015. [1] и Z84C15. [2]

История и предыстория

[ редактировать ]

После изобретения МОП -транзистора Мохамедом Аталлой и Давоном Кангом в Bell Labs в 1959 году они продемонстрировали технологию МОП-транзисторов в 1960 году. [3] Они изготовили устройства PMOS и NMOS по технологии 20   мкм . Однако устройства NMOS были непрактичны, и только тип PMOS был практичным рабочим устройством. [4]

В 1965 году Чи-Танг Сах , Отто Лейстико и А.С. Гроув из Fairchild Semiconductor изготовили несколько NMOS-устройств с длиной канала от до   8 65   мкм. [5] Дейл Л. Кричлоу и Роберт Х. Деннард из IBM также производили устройства NMOS в 1960-х годах. Первым продуктом IBM NMOS была микросхема памяти с объемом данных 1   КБ и 50–100 нс временем доступа , которая поступила в крупномасштабное производство в начале 1970-х годов. Это привело к тому, что в 1970-х годах полупроводниковая МОП-память заменила более ранние памяти с биполярным и ферритовым сердечником . технологии [6]

Кремниевые ворота

[ редактировать ]

В конце 1960-х годов биполярные транзисторы были быстрее, чем использовавшиеся тогда (p-канальные) МОП-транзисторы, и были более надежными, но они также потребляли гораздо больше энергии, требовали большей площади и требовали более сложного производственного процесса. МОП-ИС считались интересными, но недостаточными для замены быстрых биполярных схем на каких-либо рынках, кроме нишевых, таких как приложения с низким энергопотреблением. Одной из причин низкой скорости было то, что МОП-транзисторы имели затворы из алюминия , что приводило к образованию значительных паразитных емкостей при использовании производственных процессов того времени. Внедрение транзисторов с затворами из поликристаллического кремния (которые стали стандартом де-факто с середины 1970-х до начала 2000-х годов) стало важным первым шагом на пути к уменьшению этого недостатка. Этот новый самовыравнивающийся транзистор с кремниевым затвором был представлен Федерико Фаггином из Fairchild Semiconductor в начале 1968 года; это было усовершенствование (и первая рабочая реализация) идей и работ Джона К. Сараса, Тома Кляйна и Роберт В. Бауэр (около 1966–67) для транзистора с меньшими паразитными емкостями, который можно было производить как часть ИС (а не только как дискретный компонент ). Этот новый тип pMOS-транзистора был в 3–5 раз быстрее (на ватт), чем pMOS-транзистор с алюминиевым затвором, требовал меньше площади, имел гораздо меньшие утечки и более высокую надежность. В том же году Фаггин также создал первую микросхему с использованием нового типа транзистора Fairchild 3708 (8-битный аналоговый мультиплексор с декодером ), который продемонстрировал существенно улучшенные характеристики по сравнению со своим аналогом с металлическим затвором. Менее чем за 10 лет МОП-транзистор с кремниевым затвором заменил биполярные схемы в качестве основного средства создания сложных цифровых ИС.

NMOS и обратная предвзятость

[ редактировать ]

Есть несколько недостатков, связанных с PMOS: электронные дырки , которые являются носителями заряда (тока) в PMOS-транзисторах, имеют меньшую подвижность, чем электроны, которые являются носителями заряда в NMOS-транзисторах (соотношение примерно 2,5), более того, схемы PMOS имеют сложно взаимодействовать с низковольтной положительной логикой, такой как DTL-логика и TTL-логика (серия 7400). Однако PMOS-транзисторы относительно легко изготовить, и поэтому они были разработаны первыми — ионное загрязнение оксида затвора травильными химикатами и другими источниками может очень легко предотвратить выключение ( электронных ) NMOS-транзисторов, в то время как эффект в ( электронно-электронном) на основе дырок ) PMOS-транзисторы гораздо менее опасны. Поэтому производство NMOS-транзисторов должно быть во много раз чище, чем биполярная обработка, чтобы производить работающие устройства.

Ранние работы по технологии NMOS-интегральных схем (ИС) были представлены в кратком докладе IBM на ISSCC в 1969 году. Затем компания Hewlett-Packard приступила к разработке технологии NMOS-ИС, чтобы обеспечить многообещающую скорость и простой интерфейс для своего бизнеса по производству калькуляторов. [7] Том Хасвелл из HP в конечном итоге решил многие проблемы, используя более чистое сырье (особенно алюминий для межсоединений) и добавляя напряжение смещения, чтобы сделать порог затвора достаточно большим; это смещение обратных ворот оставалось де-факто стандартным решением проблемы (в основном) натриевых примесей в воротах до появления ионной имплантации (см. Ниже). Уже к 1970 году HP производила достаточно хорошие микросхемы nMOS и достаточно охарактеризовала их, чтобы Дэйв Мейтленд смог написать статью о nMOS в декабрьском номере журнала Electronics за 1970 год. Однако до 1973 года NMOS оставался редкостью в остальной части полупроводниковой промышленности. [8]

Готовый к производству процесс NMOS позволил HP разработать первое в отрасли 4-кбитное ПЗУ IC . В конечном итоге Motorola стала вторым поставщиком этой продукции и стала одним из первых коммерческих поставщиков полупроводников, освоивших процесс NMOS благодаря Hewlett-Packard. Некоторое время спустя стартап-компания Intel анонсировала 1-кбитную pMOS DRAM под названием 1102 , разработанную как специальный продукт для Honeywell (попытка заменить память на магнитных сердечниках в их мейнфреймах ). Инженеры-калькуляторы HP, которым нужен был аналогичный, но более надежный продукт для калькуляторов серии 9800 , поделились опытом изготовления микросхем из своего проекта 4-кбитного ПЗУ, чтобы помочь улучшить надежность Intel DRAM, рабочее напряжение и температурный диапазон. Эти усилия способствовали созданию значительно усовершенствованной 1-кбитной микросхемы pMOS DRAM Intel 1103 , которая стала первой в мире коммерчески доступной микросхемой DRAM . Официально он был представлен в октябре 1970 года и стал первым по-настоящему успешным продуктом Intel. [9]

Транзисторы с режимом истощения

[ редактировать ]
Характеристики МОП-транзистора в режиме истощения

Ранняя МОП-логика имела один тип транзистора, который находится в режиме улучшения и может действовать как логический переключатель. Поскольку подходящие резисторы было трудно изготовить, в логических элементах использовались нагрузки насыщения; то есть, чтобы транзистор одного типа действовал как нагрузочный резистор, транзистор нужно было всегда включать, связывая его затвор с источником питания (более отрицательная шина для логики PMOS или более положительная шина для логики NMOS ). . Поскольку ток в подключенном таким образом устройстве определяется как квадрат напряжения на нагрузке, это обеспечивает низкую скорость подтягивания по сравнению с потребляемой мощностью при понижении напряжения. Резистор (с током, просто пропорциональным напряжению) был бы лучше, а источник тока (с фиксированным током, независимым от напряжения) еще лучше. Устройство в режиме истощения с затвором, подключенным к противоположной шине питания, представляет собой гораздо лучшую нагрузку, чем устройство в режиме улучшения, действуя где-то между резистором и источником тока.

Первые NMOS-схемы с обедненной нагрузкой были впервые разработаны и изготовлены производителем Mostek DRAM , который сделал транзисторы с обедненным режимом доступными для разработки оригинального Zilog Z80 в 1975–76 годах. [10] У Мостека было оборудование для ионной имплантации, необходимое для создания более точного профиля легирования , чем это возможно с помощью диффузионных методов, чтобы можно было надежно регулировать пороговое напряжение нагрузочных транзисторов. В Intel истощающая нагрузка была введена в 1974 году Федерико Фаггином, бывшим инженером Fairchild, а затем основателем Zilog . Истощающая нагрузка была впервые использована для модернизации одного из наиболее важных продуктов Intel того времени, 1-килобитной NMOS SRAM с питанием только +5 В, называемой 2102 (с использованием более 6000 транзисторов). [11] ). Результатом этой модернизации стал значительно более быстрый 2102A , где самые производительные версии чипа имели время доступа менее 100 нс, что впервые позволило MOS-памяти приблизиться к скорости биполярного ОЗУ. [12]

Процессы NMOS с истощающей нагрузкой также использовались некоторыми другими производителями для создания множества версий популярных 8-битных, 16-битных и 32-битных процессоров. Подобно ранним конструкциям ЦП PMOS и NMOS, в которых в качестве нагрузки использовались полевые МОП-транзисторы режима улучшения , в конструкциях nMOS с истощающей нагрузкой обычно использовались различные типы динамической логики (а не только статические вентили) или проходные транзисторы, используемые в качестве динамических тактовых защелок . Эти методы могут значительно повысить экономию площади, хотя влияние на скорость является сложным. Процессоры, построенные на схеме NMOS с истощающей нагрузкой, включают 6800 (в более поздних версиях [13] ), 6502 , Signetics 2650 , 8085 , 6809 , 8086 , Z8000 , NS32016 и многие другие (независимо от того, включены ли в качестве особых случаев процессоры HMOS, указанные ниже, или нет).

Большое количество вспомогательных и периферийных микросхем также было реализовано с использованием (часто статических) схем, основанных на истощении нагрузки. Однако, в NMOS никогда не было никаких семейств стандартизированной логики , таких как серия биполярных 7400 и серия CMOS 4000 , хотя конструкции нескольких сторонних производителей часто достигали чего-то вроде статуса стандартных компонентов де-факто. Одним из примеров этого является конструкция NMOS 8255 PIO , первоначально задуманная как периферийный чип 8085, который использовался во встроенных системах Z80 и x86 , а также во многих других контекстах в течение нескольких десятилетий. Современные версии с низким энергопотреблением доступны в виде КМОП или БиКМОП, аналогично серии 7400.

Собственный процесс NMOS с истощающей нагрузкой Intel был известен как HMOS , что означает MOS с высокой плотностью и коротким каналом . Первая версия была представлена ​​в конце 1976 года и впервые использовалась для продуктов со статической оперативной памятью . [14] Вскоре он стал использоваться для более быстрых и/или менее энергоемких версий 8085, 8086 и других чипов.

HMOS продолжал совершенствоваться и сменил четыре поколения. По данным Intel, HMOS II (1979) обеспечил вдвое большую плотность и в четыре раза большее соотношение скорости и мощности по сравнению с другими типичными современными NMOS-процессами с истощающей нагрузкой. [15] Эта версия широко лицензировалась третьими сторонами, включая (среди прочих) компанию Motorola , которая использовала ее для своего Motorola 68000 , и Commodore Semiconductor Group , которая использовала ее для своей MOS Technology 8502, усаженной кристаллом MOS 6502 .

Первоначальный процесс HMOS, позже названный HMOS I, имел длину канала 3 микрона, которая была уменьшена до 2 для HMOS II и 1,5 для HMOS III. К тому времени, когда в 1982 году был представлен HMOS III, Intel начала переход на свой процесс CHMOS , процесс CMOS , использующий элементы дизайна линейки HMOS. Была выпущена последняя версия системы — HMOS-IV. Существенным преимуществом линейки HMOS было то, что каждое поколение было специально разработано с учетом возможности уменьшения существующих компоновок без каких-либо серьезных изменений. Были внедрены различные методы, обеспечивающие работу систем при изменении планировки. [16] [17]

HMOS, HMOS II, HMOS III и HMOS IV вместе использовались для множества различных типов процессоров; 8085 8086 , 8048 , 8051 , технические , 80186 , 80286 и многие другие, а также несколько поколений одной и той же базовой конструкции, см. описания .

Дальнейшее развитие

[ редактировать ]

В середине 1980-х годов более быстрые варианты КМОП, использующие аналогичную технологию процесса HMOS, такие как Intel CHMOS I, II, III, IV и т. д., начали вытеснять n-канальные HMOS для таких приложений, как Intel 80386 и некоторые микроконтроллеры . Несколько лет спустя, в конце 1980-х годов, BiCMOS был представлен для высокопроизводительных микропроцессоров, а также для высокоскоростных аналоговых схем . Сегодня большинство цифровых схем, включая вездесущую серию 7400 , производятся с использованием различных КМОП-процессов с использованием различных топологий. Это означает, что для повышения скорости и экономии площади кристалла (транзисторов и проводки) в высокоскоростных КМОП-схемах часто используются другие элементы, а не только дополнительные статические затворы и передающие затворы типичных медленных маломощных КМОП-схем ( единственный тип КМОП-схем) . в 1960-1970-е годы). В этих методах используется значительное количество динамических схем для создания более крупных строительных блоков на кристалле, таких как защелки, декодеры, мультиплексоры и т. д., и они произошли от различных динамических методологий, разработанных для схем NMOS и PMOS в 1970-х годах.

По сравнению с КМОП

[ редактировать ]

По сравнению со статической КМОП, все варианты NMOS (и PMOS) относительно энергоемки в устойчивом состоянии. Это связано с тем, что они полагаются на нагрузочные транзисторы, работающие как резисторы , где ток покоя определяет максимально возможную нагрузку на выходе, а также скорость затвора (т.е. при постоянных других факторах). Это контрастирует с характеристиками энергопотребления статических КМОП-схем, которые обусловлены только переходным потреблением мощности при изменении выходного состояния, и, таким образом, p- и n-транзисторы кратковременно проводят ток одновременно. Однако это упрощенный взгляд, и более полная картина должна также включать тот факт, что даже чисто статические схемы КМОП имеют значительные утечки в современных крошечных геометриях, а также тот факт, что современные КМОП-чипы часто содержат динамическую логику и/или логику домино. с определенным количеством псевдо-nMOS- схем. [18]

Эволюция предыдущих типов NMOS

[ редактировать ]

Процессы истощения нагрузки отличаются от своих предшественников способом подключения источника напряжения Vdd , обозначающего 1 , к каждому затвору. В обеих технологиях каждый затвор содержит один NMOS-транзистор, который постоянно включен и подключен к Vdd. Когда транзисторы, подключенные к выводу 0, выключаются, этот подтягивающий транзистор определяет, что выходной сигнал равен 1 по умолчанию . В стандартном NMOS подтягивающим транзистором является тот же тип транзистора, который используется для логических переключателей. Когда выходное напряжение приближается к значению меньше Vdd , оно постепенно отключается. Это замедляет переход от 0 к 1 , что приводит к более медленной схеме. В процессах истощения нагрузки этот транзистор заменяется NMOS в режиме истощения с постоянным смещением затвора, при этом затвор подключен непосредственно к истоку. Этот альтернативный тип транзистора действует как источник тока до тех пор, пока выходной сигнал не приблизится к 1 , а затем действует как резистор. Результатом является более быстрый переход от 0 к 1 .

Статическое энергопотребление

[ редактировать ]
Логический элемент NMOS NAND с нагрузочным устройством в режиме насыщенного расширения. Устройство улучшения также можно использовать с более положительным смещением затвора в ненасыщенной конфигурации, которая более энергоэффективна, но требует высокого напряжения на затворе и более длинного транзистора. Ни один из них не является таким энергоэффективным и компактным, как истощающая нагрузка.

Цепи с истощающей нагрузкой потребляют меньше энергии, чем схемы с повышающей нагрузкой при той же скорости. В обоих случаях соединение с 1 всегда активно, даже если соединение с 0 также активно. Это приводит к высокому статическому энергопотреблению. Количество отходов зависит от силы или физического размера подтягивания. Как транзисторы с насыщенной нагрузкой (в режиме повышения), так и подтягивающие транзисторы в режиме истощения потребляют наибольшую мощность, когда выходной сигнал стабилен на уровне 0 , поэтому эти потери значительны. Поскольку мощность транзистора в режиме обеднения падает меньше при приближении к 1 , они могут достичь 1 быстрее, несмотря на более медленный запуск, т.е. проводя меньший ток в начале перехода и в установившемся состоянии.

Примечания и ссылки

[ редактировать ]
  1. ^ См . http://www.zilog.com/index.php?option=com_product&Itemid=26&mode=showProductDetails&familyId=20&productId=Z84015 .
  2. ^ См . http://www.zilog.com/index.php?option=com_product&Itemid=26&mode=showProductDetails&familyId=20&productId=Z84C15 .
  3. ^ «1960 — Демонстрация металлооксидно-полупроводникового (МОП) транзистора» . Кремниевый двигатель . Музей истории компьютеров .
  4. ^ Лоек, Бо (2007). История полупроводниковой техники . Springer Science & Business Media . стр. 321 –3. ISBN  9783540342588 .
  5. ^ Сах, Чи-Тан ; Лейстико, Отто; Гроув, А.С. (май 1965 г.). «Подвижность электронов и дырок в инверсионных слоях на термически окисленных поверхностях кремния» . Транзакции IEEE на электронных устройствах . 12 (5): 248–254. Бибкод : 1965ITED...12..248L . дои : 10.1109/T-ED.1965.15489 .
  6. ^ Кричлоу, Д.Л. (2007). «Воспоминания о масштабировании МОП-транзисторов» . Информационный бюллетень Общества твердотельных схем IEEE . 12 (1): 19–22. дои : 10.1109/N-SSC.2007.4785536 .
  7. ^ Эти калькуляторы (например, Datapoint 2200 и другие) во многом были небольшими настольными компьютерами предшествовали Apple II и IBM PC . , но на много лет
  8. ^ Показано простым упоминанием в большой обзорной статье, написанной инженером GE Германом Шмидом, которая появилась в декабрьском номере журнала IEEE Transactions on Manufacturing Technology за 1972 год. Хотя статья Шмида цитирует статью Мейтленда 1970 года в журнале «Электроника», в статье Шмида не обсуждается подробно изготовление NMOS, но подробно рассматривается изготовление PMOS и даже CMOS.
  9. ^ «Прологи» . Hp9825.com . Проверено 15 марта 2022 г.
  10. ^ Zilog полагалась на Mostek и Synertek для производства Z80 и других чипов до того, как их собственные производственные мощности были готовы.
  11. ^ Для каждого бита требуется шесть транзисторов в типичной статической оперативной памяти .
  12. ^ См., например: http://www.intel4004.com/sgate.htm или http://archive.computerhistory.org/resources/text/Oral_History/Faggin_Federico/Faggin_Federico_1_2_3.oral_history.2004.102658025.pdf . Архивировано 10 января 2017 г. в Wayback Machine
  13. ^ «Моторола обновляет дизайн 6800» (PDF) . Микрокомпьютерный дайджест . 3 (2). Санта-Клара, Калифорния: Microcomputer Associates: 4 августа 1976 г. «Motorola модернизирует семейство микропроцессоров M6800, добавляя истощающие нагрузки для увеличения скорости и уменьшения размера процессора 6800 до 160 мил».
  14. ^ Волк, AM; Столл, Пенсильвания; Метрович, П. (2001). «Воспоминания о ранней разработке чипов в Intel» (PDF) . Журнал технологий Intel . 5 (1 квартал).
  15. ^ См., например: Скэнлон, Лео Дж.; Муди, CW (1981). 68000 Принципов и программирования . Х.В. Сэмс. ISBN  978-0-672-21853-8 . ОСЛК   7802969 .
  16. ^ Технология HMOS III . МКССС 82. 1982.
  17. ^ Этвуд, GE; Дун, Х.; Лэнгстон, Дж.; Хазани, Э.; Итак, EY; Сачдев, С.; Фукс, К. (октябрь 1982 г.). «Технология HMOS III». Журнал IEEE твердотельных схем . 17 (5): 810–5. Бибкод : 1982IJSSC..17..810A . дои : 10.1109/JSSC.1982.1051823 . S2CID   1215664 .
  18. ^ Псевдо-nMOS означает, что вместо n-канального транзистора с режимом обеднения используется p-канальный транзистор с заземленным затвором. См. http://eia.udg.es/~forest/VLSI/lect.10.pdf.
Arc.Ask3.Ru: конец переведенного документа.
Arc.Ask3.Ru
Номер скриншота №: e43376ca02aa459fb8744b051d74ab1e__1716549240
URL1:https://arc.ask3.ru/arc/aa/e4/1e/e43376ca02aa459fb8744b051d74ab1e.html
Заголовок, (Title) документа по адресу, URL1:
Depletion-load NMOS logic - Wikipedia
Данный printscreen веб страницы (снимок веб страницы, скриншот веб страницы), визуально-программная копия документа расположенного по адресу URL1 и сохраненная в файл, имеет: квалифицированную, усовершенствованную (подтверждены: метки времени, валидность сертификата), открепленную ЭЦП (приложена к данному файлу), что может быть использовано для подтверждения содержания и факта существования документа в этот момент времени. Права на данный скриншот принадлежат администрации Ask3.ru, использование в качестве доказательства только с письменного разрешения правообладателя скриншота. Администрация Ask3.ru не несет ответственности за информацию размещенную на данном скриншоте. Права на прочие зарегистрированные элементы любого права, изображенные на снимках принадлежат их владельцам. Качество перевода предоставляется как есть. Любые претензии, иски не могут быть предъявлены. Если вы не согласны с любым пунктом перечисленным выше, вы не можете использовать данный сайт и информация размещенную на нем (сайте/странице), немедленно покиньте данный сайт. В случае нарушения любого пункта перечисленного выше, штраф 55! (Пятьдесят пять факториал, Денежную единицу (имеющую самостоятельную стоимость) можете выбрать самостоятельно, выплаичвается товарами в течение 7 дней с момента нарушения.)