~~~~~~~~~~~~~~~~~~~~ Arc.Ask3.Ru ~~~~~~~~~~~~~~~~~~~~~ 
Номер скриншота №:
✰ 26F170229294FA7C9D0FB6FDD6C1A202__1695797700 ✰
Заголовок документа оригинал.:
✰ iCE (FPGA) - Wikipedia ✰
Заголовок документа перевод.:
✰ iCE (FPGA) — Википедия ✰
Снимок документа находящегося по адресу (URL):
✰ https://en.wikipedia.org/wiki/ICE_(FPGA) ✰
Адрес хранения снимка оригинал (URL):
✰ https://arc.ask3.ru/arc/aa/26/02/26f170229294fa7c9d0fb6fdd6c1a202.html ✰
Адрес хранения снимка перевод (URL):
✰ https://arc.ask3.ru/arc/aa/26/02/26f170229294fa7c9d0fb6fdd6c1a202__translat.html ✰
Дата и время сохранения документа:
✰ 20.06.2024 22:42:43 (GMT+3, MSK) ✰
Дата и время изменения документа (по данным источника):
✰ 27 September 2023, at 09:55 (UTC). ✰ 

~~~~~~~~~~~~~~~~~~~~~~ Ask3.Ru ~~~~~~~~~~~~~~~~~~~~~~ 
Сервисы Ask3.ru: 
 Архив документов (Снимки документов, в формате HTML, PDF, PNG - подписанные ЭЦП, доказывающие существование документа в момент подписи. Перевод сохраненных документов на русский язык.)https://arc.ask3.ruОтветы на вопросы (Сервис ответов на вопросы, в основном, научной направленности)https://ask3.ru/answer2questionТоварный сопоставитель (Сервис сравнения и выбора товаров) ✰✰
✰ https://ask3.ru/product2collationПартнерыhttps://comrades.ask3.ru


Совет. Чтобы искать на странице, нажмите Ctrl+F или ⌘-F (для MacOS) и введите запрос в поле поиска.
iCE (FPGA) — Jump to content

IC (FPGA)

Из Википедии, бесплатной энциклопедии

iCE — это торговая марка, используемая для семейства маломощных программируемых вентильных матриц (FPGA), производимых Lattice Semiconductor . Детали этого семейства продаются под слоганом «самая маленькая в мире FPGA» и предназначены для использования в портативных устройствах и устройствах с батарейным питанием (таких как мобильные телефоны ). [1] где они будут использоваться для разгрузки устройства задач с главного процессора или системы на кристалле . При этом основной процессор и его периферийные устройства могут перейти в режим пониженного энергопотребления или полностью отключиться, что потенциально увеличивает срок службы батареи.

Lattice получила бренд iCE в рамках приобретения SiliconBlue Technologies в 2011 году.

История [ править ]

Корпорация SiliconBlue Technologies
тип компании Частный
Промышленность Интегральные схемы
Основан 12 апреля 2005 г. ( 12 апреля 2005 г. ) [2]
Основатели
  • Капил Шанкар (генеральный директор)
  • Джек Пэн (технический директор)
  • Эндрю Чан (вице-президент по проектированию)
  • Джон Биркнер (Определение продукта)
Несуществующий 9 декабря 2011 г. ( 09 декабря 2011 г. )
Судьба Приобретена компанией Lattice Semiconductor.
Главное управление ,
Продукты ПЛИС
Веб-сайт www.siliconbluetech.com (архивная копия за 2012 г.)
A SiliconBlue FPGA ICE65 L

Бренд iCE первоначально использовался SiliconBlue Technologies Corporation , бывшим Санта-Клары, штат Калифорния из разработчиком интегральных схем . SiliconBlue — стартап, основанный в 2005 году бывшими сотрудниками Actel , AMD , Lattice, Monolithic Memories и Xilinx . [2] [3] Самым известным среди основателей был Джон Биркнер , один из изобретателей логики программируемых массивов . [4]

В 2006 году SiliconBlue была профинансирована за счет долларов . в размере 16 миллионов «серии А» капитала [5] а в июне 2008 года анонсировали серию устройств iCE65 L. Устройства должны были быть изготовлены на TSMC CMOS 65- нм техпроцессе , который , по утверждению SiliconBlue, обеспечит снижение энергопотребления по сравнению с современными FPGA других производителей. [6] В октябре 2008 года SiliconBlue привлекла еще 24 миллиона долларов в серии B. капитал [5]

В 2009 году клиентам были отправлены первые устройства iCE65 L. [7] SiliconBlue также зарегистрировала SiliconBlue Technologies (Hong Kong) Limited , которая остается дочерней компанией Lattice Semiconductor. [8] [9]

В 2010 году компания SiliconBlue анонсировала самый дешевый из устройств iCE65 P. Утверждалось, что эти устройства на 30% быстрее, чем устройства iCE65 L, сохраняя при этом аналогичное энергопотребление. [10] [11] В июне того же года SiliconBlue закрыла раунд финансирования серии C на сумму 15 миллионов долларов. [12]

В апреле 2011 года SiliconBlue объявила, что выпустит новые семейства продуктов под кодовыми названиями «Лос-Анджелес» и «Сан-Франциско», используя TSMC 40 нм . техпроцесс [13] Производство устройств по технологическому процессу 40 нм было дополнительно подтверждено в июне 2011 года, когда SiliconBlue получила 18 миллионов долларов в рамках финансирования серии D для вывода на рынок 40-нм устройств. [14] [15] Семейство продуктов iCE40 было официально выпущено в июле 2011 года. [16]

9 декабря 2011 года компания SiliconBlue Technologies была приобретена компанией Lattice Semiconductor за 63,2 миллиона долларов наличными. В рамках этого выкупа Lattice получила бренд iCE, производственные возможности совместно с TSMC и лицензию на различные патенты от Kilopass Technologies, в том числе на технологию одноразовой программируемой памяти (OTP) XPM. [17] : 15, 8, 11 

В апреле 2012 года Lattice объявила о прекращении производства семейства iCE65. [18] Семейства устройств iCE40 LP и HX были запущены в серийное производство в следующем месяце. [19] Семейство iCE40 LP получило награду Elektra Digital Semiconductor Product of the Year в 2012 году. [20]

В июле 2014 года было анонсировано семейство iCE40 Ultra. [21]

В феврале 2015 года Lattice выпустила семейство устройств iCE40 UltraLite. Утверждается, что устройства этого семейства потребляют на 30% меньше энергии, чем устройства неуказанных конкурентов, и считаются самыми маленькими в мире FPGA, доступными в 1,4 × 1,4 мм корпусах . [22] Семья выиграла награду Elektra Digital Semiconductor Product of the Year 2015 . [23]

В декабре 2016 года Lattice выпустила семейство устройств iCE40 UltraPlus. Устройства UltraPlus предоставляют дополнительную память, дополнительные элементы обработки и поддержку новых интерфейсов и протоколов по сравнению с предыдущими устройствами iCE40 Ultra/UltraLite. [24] [25]

Архитектура [ править ]

Архитектура устройств iCE40 LP и HX1K.

Устройства iCE65 и iCE40 построены как массив программируемых логических блоков (PLB), где PLB — это блок из восьми логических ячеек . с четырьмя входами Каждая логическая ячейка состоит из справочной таблицы (иногда называемой 4-LUT или LUT4), выход которой подключен к D-триггеру (1- битному элементу хранения). Внутри PLB каждая логическая ячейка соединена со следующей и предыдущей ячейкой с помощью логики переноса, предназначенной для повышения производительности таких конструкций, как сумматоры и вычитатели . Между PLB расположены блоки оперативной памяти четыре килобита размером по каждый. Количество блоков оперативной памяти варьируется в зависимости от устройства. [26] : . 2-1 на 2-3 [27] : . 5–9 

По сравнению с архитектурами на основе LUT6 (такими как устройства Xilinx 7-й серии и устройства Altera Stratix ), устройство на основе LUT4 не может реализовывать сложные логические функции с тем же количеством логических ячеек. Например, логическая функция с семью входами может быть реализована в восьми LUT4 или двух LUT6.

Устройства iCE используют энергозависимую SRAM для хранения данных конфигурации. В результате данные необходимо загружать на устройство каждый раз при отключении питания. Все устройства iCE поддерживают загрузку данных конфигурации из программатора , с внешней микросхемы флэш-памяти или, за исключением устройств iCE40 LM , [28] из так называемой NVCM или энергонезависимой памяти конфигурации. NVCM — это одноразовая программируемая (OTP) память, интегрированная в FPGA, что исключает необходимость во внешней микросхеме памяти. Lattice утверждает, что использование NVCM может повысить безопасность проектирования, затруднив проектирование . обратное [29]

Выводы ввода-вывода на устройствах iCE разделены на четыре банка. На некоторых устройствах каждый банк имеет собственный вывод питания (обозначенный V CCIO ), позволяющий высокого логического напряжения банка ввода-вывода. регулировать уровень [26] : 2–7  Настраиваемые уровни напряжения ввода-вывода используются устройствами iCE для обеспечения поддержки нескольких стандартов интерфейсов с уровнями напряжения от 1,8 В до 3,3 В, таких как LVDS . [26] : 3–1  Устройства iCE65 также имеют возможность поддерживать SSTL с помощью этого метода. [27] : 11 

Развитие [ править ]

FPGA iCE, как и большинство FPGA и CPLD , обычно предназначены для использования языка описания оборудования (HDL), который описывает электронную схему. Lattice iCEcube2, IDE , предоставляемая Lattice для разработки на своих FPGA, поддерживает языки VHDL и Verilog , а также формат EDIF .

Открытый исходный код [ править ]

конкретной FPGA Подробности формата битового потока (который определяет, как внутренние элементы FPGA соединяются и взаимодействуют друг с другом) обычно не публикуются поставщиками FPGA. Это означает, что, как правило, инженер, создающий проект FPGA, должен использовать инструменты, предоставляемые производителем FPGA.

В декабре 2015 года в 32С3 , [30] Проект IceStorm, набор инструментов , состоящий из инструментов Yosys ( интерфейс синтеза Verilog ), Arachne-pnr ( генерация места, маршрута и битового потока) и Icepack ( преобразование простого текста в двоичный битовый поток), был представлен Клэр Вольф, одной из двух разработчиков. (вместе с Матиасом Лассером) из цепочки инструментов. [31] Этот набор инструментов примечателен тем, что является одним из, если не единственным, набором инструментов с полностью открытым исходным кодом для разработки FPGA. На той же презентации в декабре 2015 года Вольф также продемонстрировал дизайн SoC RISC-V , созданный с использованием набора инструментов с открытым исходным кодом и работающий на устройстве iCE40 HX8K . По состоянию на март 2021 года набор инструментов поддерживает устройства iCE40 LP/HX 1K/4K/8K и UP . [32]

Список устройств iCE [ править ]

iCE65 (65 нм) [ править ]

Название iCE65 использовалось компанией SiliconBlue Technologies для устройств, разработанных для 65- нм технологического процесса. После приобретения SiliconBlue в 2011 году это название использовалось Lattice Semiconductor до тех пор, пока производство семейства не было прекращено в апреле 2012 года. [18]

iCE65 L [ править ]

Части iCE65
Ряд Устройство ТО БАРАН ФАПЧ Макс. ввод/вывод
iCE65 Л L01 1280 64 кбит 95
L04 3520 80 кбит 176
Л08 7680 128 кбит 222
Л16 16 896 384 кбит Un­known
iCE65 П P04 3520 80 кбит 1 174
P08 7680 128 кбит 2 Un­known
Р12 12 160 160 кбит 2 Un­known

Серия устройств iCE65 L была предназначена для маломощных приложений и портативных устройств. Впервые сериал был анонсирован в середине 2008 года. [6] и впервые отправлено оптовым клиентам в начале 2009 года. [7]

Информация о более крупном устройстве этой серии, iCE65L16 , была размещена на сайте SiliconBlue в 2010 году. [33] но в редакции спецификации L-серии 2012 года ничего не упоминается. [27] Неясно, производилось ли это устройство когда-либо в коммерческих целях.

iCE65 P [ править ]

Устройства iCE65 серии P продавались как более производительная версия устройств серии L дисплея, памяти и SERDES . , предназначенная для использования в приложениях [34] и были анонсированы в начале 2010 года. [10] [11] Три устройства были указаны как часть серии, но только одно устройство, iCE65P04 самого низкого уровня , было полностью указано. В последней спецификации семейства, опубликованной в 2011 году, перечислены две другие детали, но не указаны технические характеристики. [35] Неясно, производились ли когда-либо эти два других устройства коммерчески.

iCE40 (40 нм) [ править ]

Lattice использует название iCE40 для своих устройств под брендом iCE, производимых по технологическому процессу 40 нм. Компания также использовала кодовое название «Лос-Анджелес» в пресс-релизах. Семейство iCE40 было запущено в июле 2011 года с деталями iCE40 LP и HX. [16] и был обновлен в июле 2014 года деталями iCE40 Ultra, [21] в феврале 2015 г. с деталями iCE40 UltraLite, [22] а в декабре 2016 года — с деталями iCE40 UltraPlus. [24]

iCE40 Ultra, UltraLite и UltraPlus [ править ]

iCE40 Ultra , UltraLite и UltraPlus Детали
Семья Устройство ТО БАРАН I²C СПИ ЦСП ШИМ Макс. ввод/вывод
УльтраЛайт UL640 640 56 кбит 2 Да 26
УЛ1К 1280 56 кбит 2 Да 26
Ультра iCE5LP1K 1100 64 кбит 1 1 2 Да 39
iCE5LP2K 2048 80 кбит 2 2 4 Да 39
iCE5LP4K 3520 80 кбит 2 2 4 Нет 39
УльтраПлюс УП3К 2800 1104 кбит 2 2 4 Да 21
УП5К 5280 1144 кбит 2 2 8 Да 39

Устройства iCE40 Ultra , UltraLite и UltraPlus предназначены для приложений с особенно низкими ограничениями на доступное пространство и мощность, например, в портативных устройствах и умных часах . [21] Они предлагаются в корпусах размером с кристалл , BGA и QFN , размерами от 1,4×1,4 мм до 7×7 мм. Все устройства семейства имеют одно или два жестких ядра I²C , а устройства Ultra и UltraPlus также включают ядра жесткой шины SPI и блоки DSP . Утверждается, что устройства UltraLite работают при вдвое меньшем статическом токе, чем устройства Ultra (35 мкА по сравнению с 71 мкА). Большинство устройств этого семейства также включают в себя ШИМ- контроллер, предназначенный для управления ИК- или RGB-светодиодами . [36] : 5 

Lattice запустила семейство Ultra в середине 2014 года. [21] и семейство UltraLite в начале 2015 года. [22] В 2015 году семейство UltraLite получило награду Elektra Digital Semiconductor Product of the Year . [23]

В сентябре 2016 года был выпущен Apple iPhone 7 , в котором использовалось устройство iCE5LP4K. [37]

В декабре 2016 года Lattice запустила семейство UltraPlus, предназначенное для распределенной обработки и так называемых «мобильных гетерогенных вычислений ». Устройства включают в себя   1 Мбит (4×256   однопортовое ОЗУ объемом Кбит) (сравните с двухпортовым ОЗУ ), дополнительные элементы обработки DSP и поддержку дополнительных интерфейсов, таких как MIPI I3C, D-PHY и Virtual GPIO. [24] [25]

iCE40 LP и LM [ править ]

iCE40 LP и LM Детали
Семья Устройство ТО БАРАН I²C СПИ ФАПЧ Макс. ввод/вывод
LP ЛП384 384 Нет Нет 39
ЛП640 640 32 кбит Нет 11
ЛП1К 1280 64 кбит 1 97
ЛП4К 3520 80 кбит 2 180
ЛП8К 7680 128 кбит 2 180
ЛМ ЛМ1К 1100 64 кбит 2 2 1 39
ЛМ2К 2048 80 кбит 2 2 1 39
ЛМ4К 3520 80 кбит 2 2 1 39

Детали iCE40 LP (низкое энергопотребление) и LM (низкое энергопотребление с жестким IP ) предназначены для использования в устройствах с батарейным питанием в качестве аппаратных ускорителей ввода-вывода и расширителей портов , а также для использования в тех же приложениях, что и детали iCE40 Ultra и UltraLite . По сравнению с деталями Ultra , детали LP и LM доступны в более широком диапазоне габаритов , предлагают большее количество ресурсов (выводы ввода-вывода, встроенное ОЗУ и логические элементы), но потребляют больше энергии. [28]

Устройства LP отличаются от устройств Ultra тем, что они не содержат жестких IP-ядер. Вместо этого любая логика интерфейса должна быть реализована в структуре FPGA. Как правило, это менее предпочтительно, поскольку так называемые «мягкие ядра» менее энергоэффективны, чем жесткие ядра, и часто не могут работать на тех же частотах . Программное ядро ​​также уменьшает количество логических ячеек, доступных приложению. Устройства LM включают в себя два жестких ядра I²C и два SPI, а также два строб-генератора. Большинство устройств LP и LM имеют одну или две петли фазовой автоподстройки частоты.

Семейства были выпущены в середине 2011 года, а серийное производство началось в середине 2012 года. [16] [19] Они выиграли награду Elektra Digital Semiconductor Product of the Year в 2012 году. [20] В 2015 году было объявлено, что ZTE будет использовать устройства LM для обеспечения функций сенсорного концентратора и инфракрасного дистанционного управления в своем смартфоне Star 2. [38]

iCE40 HX [ править ]

iCE40 HX Детали
Устройство ТО БАРАН ФАПЧ Статический ток Макс. ввод/вывод
HX1K 1280 64 кбит 1 296 мкА 98
HX4K 3520 80 кбит 2 1140 мкА 109
HX8K 7680 128 кбит 2 1140 мкА 208

Устройства iCE40 HX предназначены для высокопроизводительных приложений. По сравнению с устройствами iCE40 LP и Ultra они обеспечивают меньшую максимальную задержку распространения (7,30 нс против 9,00–9,36 нс), [26] : 3–13, 3–15  и больше контактов ввода-вывода. Устройства серии HX потребляют значительно больше статической энергии и доступны только в значительно больших размерах по сравнению с деталями Ultra и LP (от 7×7 мм до 2×2 см). Подобно устройствам LP , детали HX не имеют жестких IP-ядер, но имеют один или два контура фазовой автоподстройки частоты. В отличие от других устройств iCE40 , детали HX также доступны в QFP . размерах [28]

Детали HX были выпущены в середине 2011 года вместе с деталями LP . [16] и начал серийное производство в середине 2012 года. [19]

См. также [ править ]

Ссылки [ править ]

  1. ^ «iCE40 Ultra/UltraLite — решетчатый полупроводник» . Решетка полупроводника. Архивировано из оригинала 8 марта 2016 года . Проверено 5 апреля 2016 г. {{cite web}}: CS1 maint: неподходящий URL ( ссылка )
  2. ^ Перейти обратно: а б с Государственный секретарь штата Калифорния по поиску бизнеса , номер организации C2632216.
  3. ^ «Команда SiliconBlue» . Силиконовые технологии. 2006. Архивировано из оригинала 6 декабря 2006 года . Проверено 13 мая 2016 г. {{cite web}}: CS1 maint: неподходящий URL ( ссылка )
  4. ^ «1978: Представлены программируемые пользователем логические устройства PAL» . Кремниевый двигатель — хронология полупроводников в компьютерах . Музей истории компьютеров. Архивировано из оригинала 1 апреля 2016 года . Проверено 13 мая 2016 г.
  5. ^ Перейти обратно: а б «SiliconBlue получает финансирование в размере 24 миллионов долларов США» (пресс-релиз). Силиконовые технологии. 22 октября 2008 г. Архивировано из оригинала 13 мая 2016 г. . Проверено 13 мая 2016 г.
  6. ^ Перейти обратно: а б «SiliconBlue — пионер новой технологии FPGA для портативных приложений со сверхнизким энергопотреблением» . Силиконовые технологии. 2 июня 2008 г. Архивировано из оригинала 9 апреля 2016 г. Проверено 9 апреля 2016 г.
  7. ^ Перейти обратно: а б «SiliconBlue объявляет об объемах производства FPGA со сверхмалым энергопотреблением iCE65» . ЭТаймс. 9 февраля 2009 года. Архивировано из оригинала 6 апреля 2016 года . Проверено 6 апреля 2016 г. {{cite web}}: CS1 maint: неподходящий URL ( ссылка )
  8. ^ Поиск сведений о компании — Реестр компаний ICRIS CSC , номер CR 1330814.
  9. ^ «Приложение 21.1 – Дочерние компании регистранта» . Комиссия по ценным бумагам и биржам США. 2 марта 2016 г. Проверено 13 мая 2016 г.
  10. ^ Перейти обратно: а б «SiliconBlue обеспечивает дифференцированные продукты мобильного широкополосного доступа с помощью новых мобильных устройств FPGA серии P» (пресс-релиз). Рейтер. 15 февраля 2010 года. Архивировано из оригинала 17 ноября 2010 года . Проверено 6 апреля 2016 г.
  11. ^ Перейти обратно: а б «SiliconBlue представляет новую серию FPGA, предназначенных для мобильных приложений» . ЭТаймс . 17 февраля 2010 г. Архивировано из оригинала 13 мая 2016 г. . Проверено 13 мая 2016 г.
  12. ^ «SiliconBlue завершает финансирование привилегированных акций серии C на сумму 15 миллионов долларов» (пресс-релиз). БизнесВайр. 7 июня 2010 года. Архивировано из оригинала 13 мая 2016 года . Проверено 13 мая 2016 г.
  13. ^ Кларк, Питер (5 апреля 2011 г.). «SiliconBlue советует перейти на FPGA на 40 нм» . ЭТаймс . Архивировано из оригинала 13 мая 2016 года . Проверено 13 мая 2016 г.
  14. ^ «SiliconBlue привлекает 18 миллионов долларов в рамках серии D» (пресс-релиз). БизнесВайр. 29 июня 2011 года. Архивировано из оригинала 7 мая 2012 года . Проверено 13 мая 2016 г.
  15. ^ Воутерс, Робин (29 июня 2011 г.). «SiliconBlue получила 18 миллионов долларов в рамках серии D» . ТехКранч . Архивировано из оригинала 10 марта 2016 года . Проверено 13 мая 2016 г.
  16. ^ Перейти обратно: а б с д Максфилд, Клайв (11 июля 2011 г.). «SiliconBlue запускает 40-нм семейство мобильных FPGA (кодовое название «Лос-Анджелес»)» . ЭТаймс . Архивировано из оригинала 13 мая 2016 года . Проверено 13 мая 2016 г.
  17. ^ Форма 10-К — Lattice Semiconductor Corporation . Комиссия по ценным бумагам и биржам США. 2012.
  18. ^ Перейти обратно: а б PCN#08B-12: Уведомление о намерении прекратить выпуск семейства продуктов iCE65 . Решетка полупроводника. 2012.
  19. ^ Перейти обратно: а б с «Lattice объявляет о выпуске серийного производства семейств мобильных устройств FPGA серии iCE40 Los Angeles LP и серии HX» . Решетка полупроводника. 8 мая 2012 года. Архивировано из оригинала 31 марта 2016 года . Проверено 5 апреля 2016 г. {{cite web}}: CS1 maint: неподходящий URL ( ссылка )
  20. ^ Перейти обратно: а б «Победители 2012 года :: Elektra Awards» . Еженедельник электроники. Архивировано из оригинала 6 апреля 2016 года . Проверено 6 апреля 2016 г. {{cite web}}: CS1 maint: неподходящий URL ( ссылка )
  21. ^ Перейти обратно: а б с д «Lattice Semiconductor запускает платформу iCE40 Ultra™ для разработки носимых устройств» . Решетка полупроводника. 1 декабря 2015 года. Архивировано из оригинала 31 марта 2016 года . Проверено 5 апреля 2016 г. {{cite web}}: CS1 maint: неподходящий URL ( ссылка )
  22. ^ Перейти обратно: а б с «Новое устройство iCE40 UltraLite от Lattice Semiconductor позволяет OEM-производителям ускорить вывод на рынок многофункциональных мобильных устройств» . Решетка полупроводника. 3 февраля 2015 года. Архивировано из оригинала 31 марта 2016 года . Проверено 5 апреля 2016 г. {{cite web}}: CS1 maint: неподходящий URL ( ссылка )
  23. ^ Перейти обратно: а б «Победители 2015 :: Elektra Awards» . Еженедельник электроники. Архивировано из оригинала 5 апреля 2016 года . Проверено 5 апреля 2016 г. {{cite web}}: CS1 maint: неподходящий URL ( ссылка )
  24. ^ Перейти обратно: а б с «Новые устройства iCE40 UltraPlus от Lattice Semiconductor ускоряют инновации клиентов в смартфонах и устройствах IoT Edge» (пресс-релиз). Решетка полупроводника. 12 декабря 2016 года. Архивировано из оригинала 28 мая 2017 года . Проверено 28 мая 2017 г.
  25. ^ Перейти обратно: а б Максфилд, Макс (22 декабря 2016 г.). «Lattice представляет высокопроизводительные FPGA с низким энергопотреблением iCE40 UltraPlus» . ЭТаймс . Архивировано из оригинала 30 января 2017 года . Проверено 28 мая 2017 г.
  26. ^ Перейти обратно: а б с д DS1040 — Технический паспорт семейства iCE40 LP/HX, версия 3.2 . Решетка полупроводника. 2015.
  27. ^ Перейти обратно: а б с Техническое описание семейства мобильных FPGA™ со сверхнизким энергопотреблением iCE65™, версия 2.42 . Решетка полупроводника. 2012.
  28. ^ Перейти обратно: а б с «iCE40 LP/HX/LM — решетчатый полупроводник» . Решетка полупроводника. Архивировано из оригинала 25 марта 2016 года . Проверено 6 апреля 2016 г. {{cite web}}: CS1 maint: неподходящий URL ( ссылка )
  29. ^ Lattice TN1248 — Программирование и настройка iCE40 v2.8 . Решетка полупроводника. 2015.
  30. ^ «Расписание 32. Конгресс Хаос-коммуникаций» . Компьютерный клуб Хаос. Архивировано из оригинала 8 января 2016 года . Проверено 8 апреля 2016 г. {{cite web}}: CS1 maint: неподходящий URL ( ссылка )
  31. ^ Вольф, Клэр; Лассер, Матиас. «Проект Ледяной Шторм» . Проверено 6 марта 2021 г. В статьях и отчетах просьба ссылаться на Project IceStorm следующим образом: Клер Вольф, Матиас Лассер. Проект Ледовый Шторм.
  32. ^ «Проект Ледяной Шторм» . Клэр Вульф. Архивировано из оригинала 6 марта 2021 года. {{cite web}}: CS1 maint: неподходящий URL ( ссылка )
  33. ^ «SiliconBlue Technologies: iCE65 L-серия» . Силиконовые технологии. Архивировано из оригинала 20 февраля 2010 года . Проверено 6 апреля 2016 г. {{cite web}}: CS1 maint: неподходящий URL ( ссылка )
  34. ^ Таблица продуктов семейства iCE65 mobileFPGA v1.1 . Решетка полупроводника.
  35. ^ iCE65™ серии P для мобильных устройств со сверхнизким энергопотреблением. Семейство мобильных FPGA™ v1.31 . Силиконовые технологии. 22 апреля 2011 г.
  36. ^ TN 1288 — Руководство по использованию драйвера светодиода iCE40 . Решетка полупроводника. 2014.
  37. ^ «Разбор Apple iPhone 7 | Chipworks» . Chipworks Inc. 15 сентября 2016 г. Архивировано из оригинала 16 сентября 2016 г. . Проверено 17 сентября 2016 г.
  38. ^ «ZTE выбирает Lattice Semiconductor для дифференциации и интеграции функций смартфона Star 2» . Рейтер. 23 июня 2015 года. Архивировано из оригинала 6 апреля 2016 года . Проверено 6 апреля 2016 г.
Arc.Ask3.Ru: конец оригинального документа.
Arc.Ask3.Ru
Номер скриншота №: 26F170229294FA7C9D0FB6FDD6C1A202__1695797700
URL1:https://en.wikipedia.org/wiki/ICE_(FPGA)
Заголовок, (Title) документа по адресу, URL1:
iCE (FPGA) - Wikipedia
Данный printscreen веб страницы (снимок веб страницы, скриншот веб страницы), визуально-программная копия документа расположенного по адресу URL1 и сохраненная в файл, имеет: квалифицированную, усовершенствованную (подтверждены: метки времени, валидность сертификата), открепленную ЭЦП (приложена к данному файлу), что может быть использовано для подтверждения содержания и факта существования документа в этот момент времени. Права на данный скриншот принадлежат администрации Ask3.ru, использование в качестве доказательства только с письменного разрешения правообладателя скриншота. Администрация Ask3.ru не несет ответственности за информацию размещенную на данном скриншоте. Права на прочие зарегистрированные элементы любого права, изображенные на снимках принадлежат их владельцам. Качество перевода предоставляется как есть, любые претензии не могут быть предъявлены. Если вы не согласны с любым пунктом перечисленным выше, немедленно покиньте данный сайт. В случае нарушения любого пункта перечисленного выше, штраф 55! (Пятьдесят пять факториал, денежную единицу можете выбрать самостоятельно, выплаичвается товарами в течение 7 дней с момента нарушения.)