Jump to content

Микропроцессоры IBM Power

Микропроцессоры IBM Power (первоначально POWER до Power10) разрабатываются и продаются IBM для серверов и суперкомпьютеров . [1] Название «POWER» изначально было представлено как аббревиатура от «Оптимизация производительности с расширенным RISC». Линия микропроцессоров Power использовалась в IBM RS/6000 , AS/400 , pSeries , iSeries, System p, System i и Power Systems линейках серверов и суперкомпьютеров . Они также используются в устройствах хранения данных и рабочих станциях IBM и другими производителями серверов, такими как Bull и Hitachi .

Семейство Power было первоначально разработано в конце 1980-х годов и находится в стадии активной разработки. Вначале они реализовали архитектуру набора команд POWER (ISA), которая превратилась в PowerPC , а затем в Power ISA . В августе 2019 года IBM объявила, что откроет исходный код Power ISA. [2] В рамках этого шага было также объявлено, что администрированием OpenPOWER Foundation теперь будет заниматься Linux Foundation .

История [ править ]

разработки Ранние

Исследовательский проект 801 [ править ]

В 1974 году IBM начала проект по созданию телефонного коммутационного компьютера, который требовал по тем временам огромной вычислительной мощности. Поскольку приложение было сравнительно простым, этой машине нужно было только выполнять ввод-вывод , переходы , добавление регистр-регистр , перемещение данных между регистрами и памятью , и ей не требовались специальные инструкции для выполнения тяжелой арифметики. Эта простая философия проектирования, согласно которой каждый шаг сложной операции явно определяется одной машинной инструкцией, а все инструкции должны выполняться за одно и то же постоянное время, позже стала известна как RISC . Когда проект телефонного коммутатора был отменен, IBM сохранила проект процессора общего назначения и назвала его 801 в честь здания № 801 в Исследовательском центре Томаса Дж. Уотсона .

Проект «Гепард» [ править ]

К 1982 году IBM продолжила исследовать суперскалярные ограничения конструкции 801, используя несколько исполнительных блоков для повышения производительности и определения, может ли RISC-машина поддерживать несколько инструкций за цикл. В конструкцию 801 было внесено множество изменений, чтобы обеспечить возможность использования нескольких исполнительных блоков, а процессор Cheetah имеет отдельные блоки для предсказания ветвей , выполнения с фиксированной запятой и с плавающей запятой . К 1984 году была выбрана КМОП , поскольку она обеспечивает улучшенную интеграцию схем и производительность транзисторной логики.

Американский проект [ править ]

В 1985 году в Исследовательском центре IBM Томаса Дж. Уотсона начались исследования RISC-архитектуры второго поколения, создавшие «архитектуру АМЕРИКА». В 1986 году IBM Austin начала разработку компьютеров серии RS/6000 на основе этой архитектуры. Это должны были стать первые процессоры POWER, использующие первый POWER ISA.

МОЩНОСТЬ [ править ]

Схема, показывающая эволюцию различных POWER , PowerPC и Power ISA.

Первыми компьютерами IBM, оснащенными POWER ISA, являются серии RISC System/6000 или RS/6000. Они были выпущены в феврале 1990 года. Эти компьютеры RS/6000 были разделены на два класса: рабочие станции POWERstation и серверы POWERserver. Первый ЦП RS/6000 имеет две конфигурации, называемые «RIOS-1» и «RIOS.9» (или, чаще, ЦП POWER1). Конфигурация RIOS-1 имеет в общей сложности 10 дискретных микросхем: микросхему кэша инструкций, микросхему с фиксированной запятой, микросхему с плавающей запятой, 4 микросхемы кэша данных L1 , микросхему управления хранилищем, микросхемы ввода/вывода и тактовую микросхему. Более дешевая конфигурация RIOS.9 имеет 8 дискретных микросхем: микросхему кэша инструкций, микросхему с фиксированной запятой, микросхему с плавающей запятой, 2 микросхемы кэша данных, микросхему управления хранилищем, микросхему ввода/вывода и микросхему часов.

POWER1 — первый микропроцессор, в котором использовалось переименование регистров и выполнение вне очереди . Упрощенная и менее мощная версия 10-чипового RIOS-1 была создана в 1992 году для младших моделей RS/6000. Он использует только один чип и называется RISC Single Chip или RSC.

Процессоры POWER1 [ править ]

  • РИОС-1 – оригинальная 10-чиповая версия
  • РИОС.9 – менее мощная версия РИОС-1.
  • POWER1+ – более быстрая версия RIOS-1, изготовленная с использованием упрощенного производственного процесса.
  • POWER1++ – еще более быстрая версия RIOS-1
  • RSC – однокристальная реализация RIOS-1.
  • RAD6000 - радиационно-стойкая версия RSC была доступна в первую очередь для использования в космосе; это была очень популярная конструкция, которая широко использовалась во многих громких миссиях.

СИЛА2 [ править ]

IBM начала разработку процессора POWER2 как преемника POWER1. Благодаря добавлению в конструкцию второго блока с фиксированной запятой, второго мощного блока с плавающей запятой, а также других улучшений производительности и новых инструкций, POWER2 ISA достиг лидерских показателей на момент своего анонса в ноябре 1993 года. POWER2 представлял собой многокристальную конструкцию, но IBM также разработала на его основе единый чип, названный POWER2 Super Chip или P2SC, который использовался в высокопроизводительных серверах и суперкомпьютерах. На момент своего появления в 1996 году P2SC был крупнейшим процессором с наибольшим количеством транзисторов в отрасли и лидером в операциях с плавающей запятой.

Процессоры POWER2 [ править ]

  • POWER2 – от 6 до 8 чипов были установлены на керамическом многочиповом модуле.
  • POWER2+ — более дешевая 6-чиповая версия POWER2 с поддержкой внешних кэшей L2.
  • P2SC — более быстрая и однокристальная версия POWER2.
  • P2SC+ – еще более быстрая версия или P2SC за счет сокращенного производственного процесса.

PowerPC [ править ]

В 1991 году Apple искала будущую альтернативу платформе CISC на базе Motorola серии 68000 , и Motorola экспериментировала с собственной RISC-платформой 88000 . IBM присоединилась к обсуждению, и эти трое основали альянс AIM для создания PowerPC ISA, в значительной степени основанного на POWER ISA, но с дополнениями как от Apple, так и от Motorola. Это должна была быть полная 32/64-битная RISC-архитектура, охватывающая диапазон от встраиваемых микроконтроллеров и серверных приложений очень высокого класса очень низкого уровня до суперкомпьютерных .

После двух лет разработки в 1993 году была представлена ​​получившаяся PowerPC ISA. В модифицированную версию архитектуры RSC PowerPC добавлены инструкции с плавающей запятой одинарной точности и общие инструкции умножения и деления между регистрами, а также удалены некоторые функции POWER. Также добавлена ​​64-битная версия ISA и поддержка SMP .

Проект Amazon [ править ]

В 1990 году IBM хотела объединить серверные архитектуры нижнего и среднего уровня, RS/6000 RISC ISA и AS/400 CISC ISA, в одну общую RISC ISA, на которой могли бы размещаться как операционные системы IBM AIX , так и OS/400 . Существующие POWER и будущие PowerPC ISA были сочтены командой AS/400 неподходящими, поэтому было разработано расширение 64-битного набора команд PowerPC под названием PowerPC AS для Advances Series или Amazon Series . Позже были включены дополнения от команды RS/6000 и AIM Alliance PowerPC, а к 2001 году, с появлением POWER4, все они были объединены в одну архитектуру набора команд: PowerPC v.2.0.

POWER3 [ править ]

POWER3 начинался как PowerPC 630, преемник коммерчески неудачного PowerPC 620 . Он использует комбинацию POWER2 ISA и 32/64-битного набора PowerPC ISA с поддержкой SMP и однокристальной реализации. Он широко использовался в компьютерах IBM RS/6000, а версия второго поколения, POWER3-II, является первым коммерчески доступным процессором IBM, использующим медные соединения . POWER3 — последний процессор, использующий набор инструкций POWER, а все последующие модели используют наборы инструкций PowerPC.

Процессоры POWER3 [ править ]

  • POWER3 – представленный в 1998 году, он объединил наборы инструкций POWER и PowerPC.
  • POWER3-II – более быстрый POWER3, изготовленный по уменьшенному размеру с использованием медной технологии.

POWER4 [ править ]

POWER4 объединил 32/64-битный набор команд PowerPC и 64-битный набор команд PowerPC AS из проекта Amazon с новой спецификацией PowerPC v.2.0, объединив семейства компьютеров IBM RS/6000 и AS/400. Помимо унификации различных платформ, POWER4 также был разработан для достижения очень высоких частот и имел большой встроенный кэш L2. Это первый коммерчески доступный многоядерный процессор , выпускавшийся в версиях с одним кристаллом, а также в виде четырехчиповых многокристальных модулей. IBM также выпустила версию POWER4 с уменьшенной стоимостью и функциональными возможностями под названием PowerPC 970 В 2002 году по запросу Apple .

Процессоры POWER4 [ править ]

  • POWER4 – первый двухъядерный микропроцессор и первый процессор PowerPC, работающий на частоте выше 1 ГГц.
  • POWER4+ – более быстрый POWER4, изготовленный по упрощенному процессу.

POWER5 [ править ]

Процессоры POWER5 основаны на популярном процессоре POWER4 и включают в себя одновременную многопоточность — технологию, впервые использованную в процессоре RS64-III на базе PowerPC AS и встроенных контроллерах памяти . Он был разработан для крупномасштабной многопроцессорной обработки и представлял собой многочиповые модули со встроенными большими чипами кэша L3.

Процессоры POWER5 [ править ]

  • POWER5 – культовая установка с четырьмя чипами POWER5 и четырьмя чипами кэша L3 в большом многочиповом модуле.
  • POWER5+ – более быстрый POWER5, изготовленный по упрощенному процессу, главным образом для снижения энергопотребления.

Питание ISA [ править ]

В 2004 году была основана совместная организация под названием Power.org с целью унификации и координации будущего развития спецификаций PowerPC. К тому времени спецификация PowerPC была фрагментированной, поскольку Freescale (урожденная Motorola) и IBM пошли разными путями в ее разработке. Freescale отдавала приоритет 32-битным встроенным приложениям, а также высокопроизводительным серверам и суперкомпьютерам IBM. Также существовала группа лицензиатов спецификации, таких как AMCC , Synopsys , Sony , Microsoft , PA Semi , CRAY и Xilinx , которым требовалась координация. Совместные усилия были направлены не только на оптимизацию разработки технологии, но и на оптимизацию маркетинга.

Новая архитектура набора команд получила название Power ISA и объединила PowerPC v.2.02 из POWER5 со спецификацией PowerPC Book E от Freescale, а также с некоторыми родственными технологиями, такими как расширения Vector-Media, известные под торговой маркой AltiVec (также VMX называемой IBM) и аппаратная виртуализация . Эта новая ISA называлась Power ISA v.2.03, и POWER6 был первым высокопроизводительным процессором IBM, который ее использовал. Старые спецификации POWER и PowerPC не были приняты, и эти наборы инструкций отныне были окончательно признаны устаревшими. Сегодня не ведется активная разработка какого-либо типа процессора, использующего эти старые наборы команд.

POWER6 [ править ]

POWER6 стал плодом амбициозного проекта eCLipz , объединившего наборы инструкций I (AS/400), P (RS/6000) и Z (мейнфрейм) в рамках одной общей платформы. I и P уже были объединены с POWER4, но проект eCLipz не смог включить z/Architecture на базе CISC , и процессор z10 стал родственным братом eCLipz POWER6. По состоянию на 2021 год IBM продолжает разрабатывать отдельную линейку процессоров, реализующих z/Architecture, последней из которых является IBM Telum . [3]

Благодаря eCLipz POWER6 представляет собой необычную конструкцию, поскольку он нацелен на очень высокие частоты и отказывается от внеочередного исполнения, что было особенностью процессоров POWER и PowerPC с момента их создания. POWER6 также представил десятичную единицу с плавающей запятой в Power ISA , которую он разделяет с z/Architecture.

С выпуском POWER6 в 2008 году IBM объединила бывшие System p и System i семейства серверов и рабочих станций в одно семейство под названием Power Systems . На машинах Power Systems могут работать различные операционные системы, такие как AIX, Linux и IBM i .

Процессоры POWER6 [ править ]

  • POWER6 – достигнута частота 5 ГГц; поставляется в модулях с одним чипом и в MCM с двумя чипами кэша L3.
  • POWER6+ — небольшое обновление, созданное по тому же процессу, что и POWER6.

POWER7 [ править ]

Конструкция симметричного многопроцессора POWER7 представляет собой существенную эволюцию конструкции POWER6, в ней больше внимания уделяется энергоэффективности за счет нескольких ядер, одновременной многопоточности (SMT), внеочередного выполнения и большого объема встроенной кэш-памяти eDRAM L3. Восьмиядерный чип может выполнять 32 потока параллельно и имеет режим, в котором он может отключать ядра для достижения более высоких частот для тех, которые остались. Он использует новый высокопроизводительный блок с плавающей запятой под названием VSX, который объединяет функциональность традиционного FPU с AltiVec. Даже несмотря на то, что POWER7 работает на более низких частотах, чем POWER6, каждое ядро ​​POWER7 работает быстрее, чем его аналог POWER6.

Процессоры POWER7 [ править ]

  • POWER7 – поставляется в виде одночиповых модулей или четырехчиповых MCM-конфигураций для суперкомпьютерных приложений.
  • POWER7+ — уменьшен процесс изготовления, увеличены кэш-память L3 и частота.

POWER8 [ править ]

POWER8 — это 12-ядерный процессор с тактовой частотой 4 ГГц и 8 аппаратными потоками на ядро, что в общей сложности обеспечивает 96 потоков параллельного выполнения. Он использует 96 МБ встроенной кэш-памяти eDRAM L3 и 128 МБ внешней кэш-памяти L4, а также новую шину расширения под названием CAPI, которая работает поверх PCIe, заменяя старую шину GX . Шину CAPI можно использовать для подключения выделенных внешних микросхем-ускорителей, таких как графические процессоры , ASIC и FPGA . IBM заявляет, что он в два-три раза быстрее своего предшественника POWER7.

Впервые он был построен по 22-нанометровому техпроцессу в 2014 году. [4] [5] [6] В декабре 2012 года IBM начала отправлять исправления для версии ядра Linux 3.8 для поддержки новых функций POWER8, включая инструкции VSX-2. [7]

POWER9 [ править ]

По словам Уильяма Старка, системного архитектора процессора POWER8, IBM потратила много времени на разработку процессора POWER9. [8] POWER9 — первый процессор, включающий элементы Power ISA версии 3.0, выпущенной в декабре 2015 года, включая инструкции VSX-3, а также поддержку Nvidia от технологии шины NVLink . [9] [10]

Министерство энергетики США совместно с Окриджской национальной лабораторией и Ливерморской национальной лабораторией Лоуренса заключило контракт с IBM и Nvidia на создание двух суперкомпьютеров, Sierra и Summit, на базе процессоров POWER9 в сочетании с графическими процессорами Nvidia Volta . Сьерра вышла в онлайн в 2017 году, а Саммит в 2018 году. [11] [12] [13]

POWER9, выпущенный в 2017 году, производится с использованием 14-нм процесса FinFET и поставляется в четырех версиях: две 24-ядерные версии SMT4, предназначенные для использования PowerNV для масштабирования и масштабирования приложений, и две 12-ядерные версии SMT8, предназначенные для использования PowerVM. для масштабируемых и масштабируемых приложений. Возможно, в будущем появятся новые версии, поскольку архитектура POWER9 открыта для лицензирования и модификации членами OpenPOWER Foundation . [14]

Power10 [ править ]

Power10 — процессор, представленный в сентябре 2021 года. Он построен по технологии 7 нм. [15] [16]

Устройства [ править ]

Имя Изображение ОДИН Биты Ядра Потрясающе Транзисторы Размер матрицы Л1 Л2 Л3 Часы Упаковка Представлено
РИОС-1 ВЛАСТЬ 32 бита 1 1,0 мкм 6,9 М 1284 мм 2 8 КБ я
64 КБ Д
н/д н/д 20–30 МГц 10 фишек
в CPGA
это печатная плата
1990
РИОС.9 ВЛАСТЬ 32 бита 1 1,0 мкм 6,9 М 8 КБ я
32 КБ Д
н/д н/д 20–30 МГц 8 фишек
в CPGA
это печатная плата
1990
МОЩНОСТЬ1+ ВЛАСТЬ 32 бита 1 6,9 М 8 КБ я
64 КБ Д
н/д н/д 25–41,6 МГц 8 фишек
в CPGA
это печатная плата
1991
МОЩНОСТЬ1++ ВЛАСТЬ 32 бита 1 6,9 М 8 КБ я
64 КБ Д
н/д н/д 25–62,5 МГц 8 фишек
в CPGA
это печатная плата
1992
РСК ВЛАСТЬ 32 бита 1 0,8 мкм 1 М 226,5 мм 2 8 КБ
единый
н/д н/д 33–45 МГц 201-контактный CPGA 1992
МОЩНОСТЬ2 МОЩНОСТЬ2 32 бита 1 0,72 мкм 23 М 1042,5 мм 2
819 мм 2
32 КБ я
128–265 КБ Д
н/д н/д 55–71,5 МГц 6–8 штампов
на керамическом 734-контактном MCM
1993
МОЩНОСТЬ2+ МОЩНОСТЬ2 32 бита 1 0,72 мкм 23 М 819 мм 2 32 КБ я
64–128 КБ Д
0,5–2 МБ
внешний
н/д 55–71,5 МГц 6 фишек
в CBGA
это печатная плата
1994
P2SC МОЩНОСТЬ2 32 бита 1 0,29 мкм 15 М 335 мм 2 32 КБ я
128 КБ Д
н/д н/д 120–135 МГц CCGA 1996
P2SC+ МОЩНОСТЬ2 32 бита 1 0,25 мкм 15 М 256 мм 2 32 КБ я
128 КБ Д
н/д н/д 160 МГц CCGA 1997
РАД6000 ВЛАСТЬ 32 бита 1 0,5 мкм 1,1 М 8 КБ единый н/д н/д 20–33 МГц Рад тяжело 1997
СИЛА3 МОЩНОСТЬ2
PowerPC 1.1
64 бита 1 0,35 мкм 15 М 270 мм 2 32 КБ я
64 КБ Д
1–16 МБ
внешний
н/д 200–222 МГц 1088-контактный разъем CLGA 1998
POWER3-II МОЩНОСТЬ2
PowerPC 1.1
64 бита 1 0,25 мкм Медь 23 М 170 мм 2 32 КБ я
64 КБ Д
1–16 МБ
внешний
н/д 333–450 МГц 1088-контактный разъем CLGA 1999
МОЩНОСТЬ4 PowerPC 2.00
PowerPC-AS
64 бита 2 180 нм 174 М 412 мм 2 64 КБ я
32 КБ Д
на ядро
1,41 МБ
на ядро
32 МБ
внешний
1–1,3 ГГц 1024-контактный разъем CLGA
керамический МСМ
2001
МОЩНОСТЬ4+ PowerPC 2.01
PowerPC-AS
64 бита 2 130 нм 184 М 267 мм 2 64 КБ я
32 КБ Д
на ядро
1,41 МБ
через чип
32 МБ
внешний
1,2–1,9 ГГц 1024-контактный разъем CLGA
керамический МСМ
2002
МОЩНОСТЬ5 PowerPC 2.02
Мощность ОДИН 2.03
64 бита 2 130 нм 276 М 389 мм 2 32 КБ я
32 КБ Д
на ядро
1,875 МБ
через чип
32 МБ
внешний
1,5–1,9 ГГц керамический DCM
керамический МСМ
2004
МОЩНОСТЬ5+ PowerPC 2.02
Мощность ОДИН 2.03
64 бита 2 90 нм 276 М 243 мм 2 32 КБ я
32 КБ Д
на ядро
1,875 МБ
через чип
32 МБ
внешний
1,5–2,3 ГГц керамический DCM
керамический QCM
керамический МСМ
2005
МОЩНОСТЬ6 Мощность ОДИН 2.03 64 бита 2 65 нм 790 М 341 мм 2 64 КБ я
64 КБ Д
на ядро
4 МБ
на ядро
32 МБ
внешний
3,6–5 ГГц КЛГА
ОЛЬГА
2007
МОЩНОСТЬ6+ Мощность ОДИН 2.03 64 бита 2 65 нм 790 М 341 мм 2 64 КБ я
64 КБ Д
на ядро
4 МБ
на ядро
32 МБ
внешний
3,6–5 ГГц КЛГА
ОЛЬГА
2009
POWER7 Мощность ОДИН 2.06 64 бита 8 45 нм 1,2 Б 567 мм 2 32 КБ я
32 КБ Д
на ядро
256 КБ
на ядро
32 МБ
через чип
2,4–4,25 ГГц КЛГА
ОЛЬГА
органический контроль качества
2010
МОЩНОСТЬ7+ Мощность ОДИН 2.06 64 бита 8 32 нм 2,1 Б 567 мм 2 32 КБ я
32 КБ Д
на ядро
256 КБ
на ядро
80 МБ
через чип
2,4–4,4 ГГц ОЛЬГА
органический ДКМ
2012
МОЩНОСТЬ8 Мощность ОДИН 2.07 64 бита 6
12
22 нм ??
4,2 Б
362 мм 2
649 мм 2
32 КБ я
64 КБ Д
на ядро
512 КБ
на ядро
48 МБ
96 МБ
через чип
2,75–4,2 ГГц ОЛЬГА ДКМ
ОЛЬГА СКМ
2014
МОЩНОСТЬ8
с НВЛинком
Мощность ОДИН 2.07 64 бита 12 22 нм 4,2 Б 659 мм 2 32 КБ я
64 КБ Д
на ядро
512 КБ
на ядро
48 МБ
96 МБ
через чип
3,26 ГГц ОЛЬГА СКМ 2016
POWER9 СУ Мощность ONE 3.0 64 бита 12
24
14 нм 8 Б 32 КБ я
64 КБ Д
на ядро
512 КБ
на ядро
120 МБ
через чип
~4 ГГц 2017
Мощность10 Мощность ОДИН 3.1 64 бита 15
30
7 нм 18 Б 602 мм 2 48 КБ я
32 КБ Д
на ядро
2 МБ
на ядро
120 МБ
через чип
от 3,5 до 4 ГГц ОЛЬГА СКМ
ОЛЬГА ДКМ
2021
Имя Изображение ОДИН Биты Ядра Потрясающе Транзисторы Размер матрицы Л1 Л2 Л3 Часы Упаковка Представлено

См. также [ править ]

Ссылки [ править ]

  1. ^ «ИБМ Power10» . ИБМ . Проверено 29 декабря 2021 г.
  2. ^ Морган, Тимоти (20 августа 2019 г.). «Набор инструкций для силовых чипов Big Blue с открытым исходным кодом» . nextplatform.com . Стэкхаус Паблишинг Инк . Проверено 20 августа 2019 г.
  3. ^ «Новый чип Telum от IBM перезагружает мэйнфрейм» . IEEE-спектр . 29 апреля 2022 г. Проверено 5 мая 2022 г.
  4. ^ Четыреста идей о будущих процессорах Power7+
  5. ^ IBM Power Systems 2013. [ постоянная мертвая ссылка ]
  6. ^ «IBM POWER8 — анонс/планы доступности» (PDF) . Архивировано из оригинала (PDF) 24 мая 2014 года . Проверено 11 августа 2018 г.
  7. ^ Архив Linux-Kernel: [git pull] Пожалуйста, извлеките следующую ветку powerpc.git.
  8. ^ Вы не найдете этого в своем телефоне: 12-ядерный процессор Power8 с частотой 4 ГГц для крутых компьютеров.
  9. ^ Добавлена ​​полная поддержка binutils Power ISA 3.0 / POWER9.
  10. ^ Графические процессоры NVIDIA Volta и процессоры IBM Power9 обеспечат производительность до 300 петафлопс в 2017 году с суперкомпьютерами Summit и Sierra.
  11. ^ NVIDIA Volta, земельные контракты IBM POWER9 на новые суперкомпьютеры правительства США
  12. ^ Домашняя страница саммита ORNL
  13. ^ Лоуренс Ливермор подписывает контракт с IBM
  14. ^ Power9: Google вызывает у Intel мигрень с переворотом чипов, IBM пытается заманить крупный бизнес
  15. ^ IBM будет использовать 7-нм EUV Samsung для процессоров Next-Gen POWER и z.
  16. ^ Дорожная карта IBM расширяет возможности использования Power Chips до 2020 года и далее

Внешние ссылки [ править ]

Arc.Ask3.Ru: конец переведенного документа.
Arc.Ask3.Ru
Номер скриншота №: 0ab00e24be8b15caa024009f67e02c1a__1703109780
URL1:https://arc.ask3.ru/arc/aa/0a/1a/0ab00e24be8b15caa024009f67e02c1a.html
Заголовок, (Title) документа по адресу, URL1:
IBM Power microprocessors - Wikipedia
Данный printscreen веб страницы (снимок веб страницы, скриншот веб страницы), визуально-программная копия документа расположенного по адресу URL1 и сохраненная в файл, имеет: квалифицированную, усовершенствованную (подтверждены: метки времени, валидность сертификата), открепленную ЭЦП (приложена к данному файлу), что может быть использовано для подтверждения содержания и факта существования документа в этот момент времени. Права на данный скриншот принадлежат администрации Ask3.ru, использование в качестве доказательства только с письменного разрешения правообладателя скриншота. Администрация Ask3.ru не несет ответственности за информацию размещенную на данном скриншоте. Права на прочие зарегистрированные элементы любого права, изображенные на снимках принадлежат их владельцам. Качество перевода предоставляется как есть. Любые претензии, иски не могут быть предъявлены. Если вы не согласны с любым пунктом перечисленным выше, вы не можете использовать данный сайт и информация размещенную на нем (сайте/странице), немедленно покиньте данный сайт. В случае нарушения любого пункта перечисленного выше, штраф 55! (Пятьдесят пять факториал, Денежную единицу (имеющую самостоятельную стоимость) можете выбрать самостоятельно, выплаичвается товарами в течение 7 дней с момента нарушения.)