Jump to content

VISC-архитектура

В вычислениях архитектура VISC (Virtual Instruction Set Computing) процессора представляет собой архитектуру набора команд и микроархитектуру , разработанную Soft Machines . [1] [2] [3] [4] который использует уровень виртуального программного обеспечения (уровень трансляции) для отправки одного потока инструкций на глобальный внешний интерфейс , который разбивает инструкции на виртуальные аппаратные потоки , которые затем отправляются на отдельные виртуальные ядра . Эти виртуальные ядра затем могут отправлять их в доступные ресурсы на любом из физических ядер. Несколько виртуальных ядер могут помещать потоклеты в буфер переупорядочения одного физического ядра, что может одновременно разделять частичные инструкции и данные из нескольких потоков через порты выполнения. Каждое виртуальное ядро ​​отслеживает положение относительного выхода. Эта форма многопоточности может повысить однопоточную производительность, позволяя одному потоку использовать все ресурсы ЦП .Распределение ресурсов является динамическим с задержкой, близкой к одному циклу (1–4 цикла в зависимости от изменения распределения в зависимости от потребностей отдельных приложений). Поэтому, если два виртуальных ядра конкурируют за ресурсы, существуют соответствующие алгоритмы для определения какие ресурсы и куда выделить.

В отличие от традиционных процессоров, VISC не использует физические ядра, вместо этого ресурсы чипа предоставляются в виде «виртуальных ядер» и «виртуальных аппаратных потоков» в соответствии с потребностями рабочей нагрузки. [5]

Ссылки [ править ]

  1. ^ Катресс, Ян (12 февраля 2016 г.). «Изучение архитектуры мягких машин: элемент VISC для улучшения IPC» . АнандТех.
  2. ^ «Раскрыта производительность процессоров следующего поколения» . VR-мир. 4 февраля 2016 г. Архивировано из оригинала 13 января 2017 г.
  3. ^ «Архитектурные волны» . Мягкие машины. 2017. Архивировано из оригинала 29 марта 2017 г.
  4. ^ «Изучение архитектуры мягких машин: элемент VISC для улучшения IPC - новости и слухи о дешевом оборудовании для ПК» .
  5. ^ «Soft Machines представляет архитектуру виртуального чипа VISC | bit-tech.net» .
Arc.Ask3.Ru: конец переведенного документа.
Arc.Ask3.Ru
Номер скриншота №: 4739f128b95084fb6a514cd9f0ef6abb__1623678240
URL1:https://arc.ask3.ru/arc/aa/47/bb/4739f128b95084fb6a514cd9f0ef6abb.html
Заголовок, (Title) документа по адресу, URL1:
VISC architecture - Wikipedia
Данный printscreen веб страницы (снимок веб страницы, скриншот веб страницы), визуально-программная копия документа расположенного по адресу URL1 и сохраненная в файл, имеет: квалифицированную, усовершенствованную (подтверждены: метки времени, валидность сертификата), открепленную ЭЦП (приложена к данному файлу), что может быть использовано для подтверждения содержания и факта существования документа в этот момент времени. Права на данный скриншот принадлежат администрации Ask3.ru, использование в качестве доказательства только с письменного разрешения правообладателя скриншота. Администрация Ask3.ru не несет ответственности за информацию размещенную на данном скриншоте. Права на прочие зарегистрированные элементы любого права, изображенные на снимках принадлежат их владельцам. Качество перевода предоставляется как есть. Любые претензии, иски не могут быть предъявлены. Если вы не согласны с любым пунктом перечисленным выше, вы не можете использовать данный сайт и информация размещенную на нем (сайте/странице), немедленно покиньте данный сайт. В случае нарушения любого пункта перечисленного выше, штраф 55! (Пятьдесят пять факториал, Денежную единицу (имеющую самостоятельную стоимость) можете выбрать самостоятельно, выплаичвается товарами в течение 7 дней с момента нарушения.)